正在加载图片...
流水线型ADc FADc的变型:FADc与逐次比较型ADc的结合 电路组成 ■输入取样-保持放大器 ANALOG INPUTSHA SHA SHA ■多级并行比较ADC电路 2 少9少 ■取样-保持电路 ■并行比较ADC 5-BIT5-BIT 4-BIT 3-BIT 3-BIT 3-B|T 高速DAC ADC DAC 怎m DAc ADC DAC ADC ■高速相减和放大电路 缓冲寄存器和误差修正电路 BUFFER REGISTERS AND ERROR CORRECTION LOGIC 输出寄存器 OUTPUT REGISTERS 特点 变换速度快 低功耗,低成本 Pipelined ADC原理方框图 ■10~16位分辨。 中国科学技术大 快电子学实验室 University of Sci& Tech of China Fast Electronics lab快电子学实验室 Fast Electronics Lab 中国科学技术大学 University of Sci.& Tech. of China 流水线型ADC 电路组成:  输入取样-保持放大器  多级并行比较ADC电路  取样-保持电路  并行比较ADC  高速DAC  高速相减和放大电路  缓冲寄存器和误差修正电路  输出寄存器 特点:  变换速度快;  低功耗,低成本;  1016位分辨。 Pipelined ADC原理方框图 FADC的变型:FADC与逐次比较型ADC的结合
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有