One output of 16R8 PAL16R8 98 product terms to D input of DFF ◆PAL16R8 Positive edge triggered, common clock for all DFFS ●16个O,其中8个寄存器输出 9/Q output is fed back into AND array 与或炬阵产生的“与或式”组合逻辑作为DFF输入 o Common 3-state enable for all output pins ●2个专用输入:公共时钟CLK和时钟允许 Enable ●Q经三态非门输出,受公共 Enable信号控制 ●Q提供反馈信号,称为寄存器反馈( Feed Reg) PAL16R6 Designing with PALs ◆6 registered outputs ◆确认PAL输入输岀资源是否符合目标设计需求 ◆2 combinational ◆用ABEL语言列写逻辑方程 ◆ Other sequential ◆编译ABEL程序,确定逻辑函数的最小项形式 ●PAL16R4 并试配这些积项 e PAL16R6 ◆试配不成功,改写方程或寻求帮助 O PAL16R8 GAL GAL ◆80年代初提出 ◆种类 ◆采用输出逻辑宏单元(OLMC)结构 ●PAL型 ◆ EZPROM工艺,可擦写可重复编程 >GAL16V8, GAL20V8, GAL22V1 ◆使用更灵活,可取代大部分SSMS和各种PAL ●SP型 /IspGAL22V10 无需专用编程器4 19 One output of 16R8 8 product terms to D input of DFF zPositive edge triggered, common clock for all DFFs /Q output is fed back into AND array Common 3-state enable for all output pins 20 PAL16R8 z16个I/O,其中8个寄存器输出 ¾与或矩阵产生的“与或式”组合逻辑作为DFF输入 z2个专用输入:公共时钟CLK和时钟允许Enable zQ经三态非门输出,受公共Enable信号控制 z/Q提供反馈信号,称为寄存器反馈(Feed Reg) PAL16R8 21 PAL16R6 6 registered outputs 2 combinational outputs Other sequential PAL z PAL16R4 z PAL16R6 z PAL16R8 22 Designing with PALs 确认PAL输入输出资源是否符合目标设计需求 用ABEL语言列写逻辑方程 编译ABEL程序,确定逻辑函数的最小项形式 并试配这些积项 试配不成功, 改写方程或寻求帮助 23 GAL 80年代初提出 采用输出逻辑宏单元(OLMC)结构 E2PROM工艺,可擦写可重复编程 使用更灵活,可取代大部分SSI/MSI和各种PAL 24 GAL 种类 zPAL型 ¾GAL16V8,GAL20V8,GAL22V10 zISP型 ¾IspGAL22V10 ¾无需专用编程器 zFPLA型……