正在加载图片...
第5章处理器总线时序和条统总线 8086最大方式的典型系统结构 +5V IN/MX P CLK CEN 8284A +CLK 508288 总线 时钟 -READY S2控制器 WCH NC 产生器 8086 N C PSTB 等待状态 8283(3) AD5~AD← 锁存器 收发器 L CSOH CSO WE OD 2716 CE OE CS 2142RAN(4) EPROM (2) MCS-80 外部设备 图(3.7)8086最大方式的典型系统结构燕 山 大 学 电 气 工 程 学 院 自 动 化 教 研 室 第5章 处理器总线时序和系统总线 8086最大方式的典型系统结构 8284A RES 时钟 产生器 RDY 8086 CPU 8283(3) 锁存器 8286 (2) 收发器 MCS-80 外部设备 2716 EPROM(2) (2) (2) 2142RAN(4) (2) (2) 等待状态 产生器 VC C CLK READY RESET MN/MX A1 9 A1 6 A D1 5 A D0 STB O E O E T BHE BHE A B D B A0 CSOH CSOL WE O D 1K 8 1K 8 C E O E 2K 8 2K 8 C S R D W R S0 S1 S2 LOCK N.C(不连) 8288 总线 控制器 CLK CEN AEN IOB +5V S0 S1 S2 MRDC MWTC AMWC N.C N.C IORC IOWC AIOWC INTA DEN DT/R ALE 图(3.7) 8086最大方式的典型系统结构
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有