正在加载图片...
2005-2006学年第一学期应用电子专业04级电子技术课期末试卷(B)卷 □n 10.某计数器由三个触发器组成,计数器时钟CP及输出Q2、Q1.Q的波形如图8所示,高 位到低位依次是Q2、QO,由此可知该计数器是( A、五进制计数器 六进制计数器 C、七进制计数器 D、八进制计数器 2.电路如图所示,写出Y逻辑表达式并对应输入波形,画出Y的波形。 LL「「「 补 图 2.十进制数36的二进制数是 3.在数字电路中,基本的三种逻辑关系是 4.逻辑函数F=AB++C的最小项表达式(标准与或式) A、B、C、D的全部最小项之和恒为 信号进行编码,至少要用 3.已知某组合电路的输出Y与输入A、B、C的逻辑关系如图所示真值表。(1)写出输 与非门输出的三种状态是高电平状态、低 出函数式并化简为最简与或式:(2)试与非门画出此组合逻辑电路 8.若将16个三态门的输出共用一条数据线,则在任何 至少有 的输出端处于高阻状态 9.T∏L门电路,其输入端悬空,在逻辑上相当于 10.一个八选一数据选择器的地址输入端有 分析题(每小题10分,共60分) 分别写出图9各函数Y1、Y2的最简与或表达式 第2页共3页2005—2006 学年第一学期 应用电子专业 04 级 电子技术 课 期末 试卷(B)卷 第 2 页 共 3 页 班级 学号 姓名 ................................................装 订 线 ................................................ 1 2 3 4 5 6 A B C D 1 2 3 4 5 6 D C B A Title Size Number Revision B Date: 4-Dec-2005 Sheet of File: C:\PROGRAM FILES\DESIGN EXPLORER 99 SE\EXAMPLES\MyDesign1.ddb Drawn By: CP D Q Q _ CP A B C D 图 7 10.某计数器由三个触发器组成,计数器时钟 CP 及输出 Q2、Q1、Q0 的波形如图 8 所示,高 位到低位依次是 Q2、Q1、Q0,由此可知该计数器是( )。 A、五进制计数器 B、六进制计数器 C、七 进制计数器 D、八进制计数器 1 2 3 4 5 6 A B C D 1 2 3 4 5 6 D C B A Title Size Number Revision B Date: 4-Dec-2005 Sheet of File: C:\PROGRAM FILES\DESIGN EXPLORER 99 SE\EXAMPLES\MyDesign1.ddb Drawn By: CP Q0 Q1 Q2 图 8 二、 填空题(每空 2 分,共 20 分) 1.二进制数 1110.101 的十进制数是 。 2.十进制数 36 的二进制数是 。 3.在数字电路中,基本的三种逻辑关系是 。 4 .逻辑函数 F = AB+ +C 的最小项表达式(标准与或式) F= 。 5.逻辑变量 A、B、C、D 的全部最小项之和恒为 。 6.对 30 个信号进行编码,至少要用 位二进制码。 7.三态输出与非门输出的三种状态是高电平状态、低电平状态和 状态。 8.若将 16 个三态门的输出共用一条数据线,则在任何时刻应至少有 个三态门 的输出端处于高阻状态。 9.TTL 门电路,其输入端悬空,在逻辑上相当于 电平。 10.一个八选一数据选择器的地址输入端有 个。 三、 分析题(每小题 10 分,共 60 分) 1. 分别写出图 9 各函数 Y1、Y2 的最简与或表达式。 2. 电路如图所示,写出 Y 逻辑表达式并对应输入波形,画出 Y 的波形。 1 2 3 4 5 6 A B C D 1 2 3 4 5 6 D C B A Title Size Number Revision B Date: 4-Dec-2005 Sheet of File: C:\PROGRAM FILES\DESIGN EXPLORER 99 SE\EXAMPLES\MyDesign1.ddb Drawn By: Y & 1 & A B C A B C (A) (B) 图1 0 3. 已知某组合电路的输出 Y 与输入 A、B、C 的逻辑关系如图所示真值表。(1)写出输 出函数式并化简为最简与或式;(2)试与非门画出此组合逻辑电路。 输入 输出 A B C y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 1 1 1 0
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有