正在加载图片...
根据R、S的状态而变化。同步RS触发器是用高电平置1或置0的,没有信号输入 时,R、S端应为低电平。 5.为了提高触发器的可靠性,增强抗干扰能力,常常用到边沿触发器。常用到 的边沿触发器有边沿D触发器和边沿JK触发器。 D触发器是一种应用十分广泛而且又非常方便的触发器,它仅有一个输入控制 端,一个时钟脉冲输入端,它的输出状态仅取决于CP上升沿或下降沿时D的状态。 JK触发器是一种功能最强的触发器,它具有置0、置1、翻转和保持不变的功 能。 将JK触发器的输入瑞J、K连接在一起,作为输入端T,这就构成了T触发器。 第6章 时序逻辑电路 一、教学要求 时序逻辑电路是数字电路的重要部分。本章的教学要求是: (1)理解时序逻辑电路的特点及分类。 (2)了解数码寄存器、移位寄存器、中规模集成移位寄存器。 (3)理解二进制计数器的逻辑功能(同步、异步、加法、减法),异步二进制 计数器的连接,十进制计数器:了解常用的中规模集成计数器的功能及应用,了解 移位型计数器。 重点:常见时序电路的功能及应用。 难点:时序逻辑电路的工作原理。 二、内容提要与分析 1.时序电路的特点是:电路的输出状态不仅与同一时刻的输入状态有关,而且 与电路的原有状态有关。时序电路的组成除有组合逻辑电路外,还包含有存储记忆 电路。常见的存储电路是由触发器构成。 2.时序电路可分为同步时序电路和异步时序电路。同步时序电路存储电路的各 触发器都受到同一时钟脉冲控制,所有触发器的状态变化均在同一时刻发生。异步 时序电路的各触发器没有统一的时钟脉冲或没有时钟脉冲,各触发器状态变化不发 生在同一时刻。 3.寄存器是具有存储数码或信息功能的逻辑电路。凡是具有记忆功能的触发器 都能寄存数码。寄存器可分为数码寄存器和移位寄存器两类,其中数码寄存器采用 并行输入一一并行输出的方式存储数码,但没有数码移位功能。移位寄存器的特点根据 R、S 的状态而变化。同步 RS 触发器是用高电平置 1 或置 0 的,没有信号输入 时,R、S 端应为低电平。 5.为了提高触发器的可靠性,增强抗干扰能力,常常用到边沿触发器。常用到 的边沿触发器有边沿 D 触发器和边沿 JK 触发器。 D 触发器是一种应用十分广泛而且又非常方便的触发器,它仅有一个输入控制 端,一个时钟脉冲输入端,它的输出状态仅取决于 CP 上升沿或下降沿时 D 的状态。 JK 触发器是一种功能最强的触发器,它具有置 0、置 1、翻转和保持不变的功 能。 将 JK 触发器的输入端 J、K 连接在一起,作为输入端 T,这就构成了 T 触发器。 第 6 章 时序逻辑电路 一、教学要求 时序逻辑电路是数字电路的重要部分。本章的教学要求是: (1)理解时序逻辑电路的特点及分类。 (2)了解数码寄存器、移位寄存器、中规模集成移位寄存器。 (3)理解二进制计数器的逻辑功能(同步、异步、加法、减法),异步二进制 计数器的连接,十进制计数器;了解常用的中规模集成计数器的功能及应用,了解 移位型计数器。 重点:常见时序电路的功能及应用。 难点:时序逻辑电路的工作原理。 二、内容提要与分析 1.时序电路的特点是:电路的输出状态不仅与同一时刻的输入状态有关,而且 与电路的原有状态有关。时序电路的组成除有组合逻辑电路外,还包含有存储记忆 电路。常见的存储电路是由触发器构成。 2.时序电路可分为同步时序电路和异步时序电路。同步时序电路存储电路的各 触发器都受到同一时钟脉冲控制,所有触发器的状态变化均在同一时刻发生。异步 时序电路的各触发器没有统一的时钟脉冲或没有时钟脉冲,各触发器状态变化不发 生在同一时刻。 3.寄存器是具有存储数码或信息功能的逻辑电路。凡是具有记忆功能的触发器 都能寄存数码。寄存器可分为数码寄存器和移位寄存器两类,其中数码寄存器采用 并行输入——并行输出的方式存储数码,但没有数码移位功能。移位寄存器的特点
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有