正在加载图片...
2.1芯片内部结构及特点 CPU内核 可进行40位 >1个算术逻辑运算单元(ALU) 宽数据范围 >2个40位的累加器(ACCA、ACCB) 的算数运算 >1个40位的桶形移位器,为定点定标操作提供了基础 >1个乘-累加单元(MAC)(17×17位+40位加法) >1个比较、选择、存储单元(CSSU)用于维特比算法 >1个硬件指数编码器,计算累加器数值冗余指数位 >2个地址生成器:包括两个辅助寄存器算术运算单元 ARAU0、ARAU1和AR0~AR7,为在单周期内进行两 次存储器访问提供硬件支持 。 6② CPU内核 ➢ 1个算术逻辑运算单元(ALU) ➢ 2个40位的累加器(ACCA、ACCB) ➢ 1个40位的桶形移位器,为定点定标操作提供了基础 ➢ 1个乘-累加单元(MAC) (17×17位+40位加法) ➢ 1个比较、选择、存储单元(CSSU)用于维特比算法 ➢ 1个硬件指数编码器,计算累加器数值冗余指数位 ➢ 2个地址生成器:包括两个辅助寄存器算术运算单元 ARAU0、ARAU1和AR0~ AR7,为在单周期内进行两 次存储器访问提供硬件支持。 6 可进行40位 宽数据范围 的算数运算 2.1 芯片内部结构及特点
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有