正在加载图片...
准备工作1—修改 netlist. v文件 在网表 netlist, vl中插入MO的PAD,输入采用PI(PADC),输 出采用PO2(PAD),P和PO2都是PAD的单元库 加入电源地PAD,给core供电PVDD1VDD),PVSS1SS) ●具体做法是给 netlist. v(打开看看)中的最下面的综合顶层 模块 adder包裹一圈PAD,即重新写一个 adder_PAD模块, 作为新的顶层模块,实例化调用 adder模块: module adder PAD(Data a PAD, Data b PAD, cin PAD, Data out PAD, Cout PAD); input [15: 0] Data a PAD, Data b PAD; input Cin PAD; put [15: 0] Data out PAD; output Cout PAD; wire [15:9 Data a, Data b wire Cin, Cout: wire [15: 0] Data out; wire UDD USs Institute of Microelectronics, Peking University 集成电路设计实习一单元实验四 Copyright◎2011-2012 数字系统设计Institute of Microelectronics, Peking University Copyright © 2011-2012 集成电路设计实习-单元实验四 数字系统设计 Page 8 准备工作1——修改netlist.v文件  在网表netlist.v中插入I/O的PAD,输入采用PI(PAD,C),输 出采用PO2(PAD,I),PI和PO2都是PAD的单元库  加入电源地PAD,给core供电 PVDD1(VDD), PVSS1(VSS)  具体做法是给netlist.v(打开看看)中的最下面的综合顶层 模块adder包裹一圈PAD,即重新写一个adder_PAD模块, 作为新的顶层模块,实例化调用adder模块:
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有