正在加载图片...
53可编程逻辑器件 5.3.1可编程逻辑阵列( Programmable Logic Array, PLA) 用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表 达式,采用PLA。例1的PLA形式。 PLA与触发器配合可构成时序电路。例2 现场可编逻辑阵列(FPLA) 固定PLA FPLA:用户可进行一次编程,使用方便(熔断法) 消除冒险:加同步时钟脉冲 2021/2/23 作者:清华大学电子工程系罗嵘 第325页2021/2/23 作者:清华大学电子工程系 罗嵘 第325页 5.3可编程逻辑器件 5.3.1可编程逻辑阵列(Programmable Logic Array, PLA) 用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 •为减小芯片面积,简化译码器,使输出函数为最简的与或表 达式,采用PLA。例1的PLA形式。 •PLA与触发器配合可构成时序电路。例2 •现场可编逻辑阵列(FPLA) 固定PLA FPLA:用户可进行一次编程,使用方便(熔断法) 消除冒险:加同步时钟脉冲
向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有