正在加载图片...
>5-32译码器。每个输出对应一个存储地 址。对应确定地址译码输出为1。 >8个32扇入或门输出。每个译码输出经 熔丝与或门可编程连接,形成或阵。 2×nROM内有K个地址输入端,2译 码器,n个2可编程连接扇入或门。 >ROM存储内容用真值表表示。例: Outputs 14 13 I I1 le A7 A6 As A 000 0000 1000 10110 000 100 真值表内容可被硬件编程输入。值0、 分别对应可编程连接点的断、通。 或阵中用×表示连接,十表示断开。 上例真值表内容对应ROM内部逻辑连 接结构如下图:➢ 5-32 译码器。每个输出对应一个存储地 址。对应确定地址译码输出为 1。 ➢ 8 个 32 扇入或门输出。每个译码输出经 熔丝与或门可编程连接,形成或阵。 ➢ 2 k×n ROM 内有 K 个地址输入端,2 k译 码器,n 个 2 k可编程连接扇入或门。 ➢ ROM 存储内容用真值表表示。例: ➢ 真值表内容可被硬件编程输入。值 0、1 分别对应可编程连接点的断、通。 ➢ 或阵中用×表示连接,+表示断开。 ➢ 上例真值表内容对应 ROM 内部逻辑连 接结构如下图: Inputs Outputs I4 I3 I2 I1 I0 A7 A6 A5 A4 A3 A2 A1 A0 0 0 0 0 0 1 0 1 1 0 1 1 0 0 0 0 0 1 0 0 0 1 1 1 0 1 0 0 0 1 0 1 1 0 0 0 1 0 1 0 0 0 1 1 1 0 1 1 0 0 1 0 . . . . . . 1 1 1 0 0 0 0 0 0 1 0 0 1 1 1 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 1 0 0 1 0 1 0 1 1 1 1 1 0 0 1 1 0 0 1 1
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有