正在加载图片...
3.说明图4电路R、C的作用。 4.设计 个由JK触发器构成的,与图4功能相同的电路,画出电路 图,并进行分析。 5.总结时序电路的分析方法。 6.用EDA软件分析各实验电路 实验六 移位寄存器应用实验 一、实验目的: 1. 熟悉集成移位寄存器的逻辑功能和各控制端的作用: 2 掌握移位寄存器使用方法。 二、实验器件: 74LS194一4位双向移位寄存器 74LS04一六反相器 CLR VCC 2 3 4 3 5 2 殖 GND 7404 74194 图1引脚图、 CLR一复位信号输入端(低电平有效) SS,一模拟控制输入端 ABCD一并行数据输入端 DsR一串行数据输入端(右移 DsL一串行数据输入端(左移) CLK一时钟信号输入端(脉冲的上升沿) Q0~Q3一并行数据输出端。⒊ 说明图 4 电路 R、C 的作用。 ⒋设计一个由 JK 触发器构成的,与图 4 功能相同的电路,画出电路 6.用 EDA 软件分析各实验电路。 实验六 移位寄存器应用实验 能和各控制端的作用; 二、 位寄存器 4LS04 — 六反相器 低电平有效) 冲的上升沿) Q0~Q3 — 并行数据输出端。 图,并进行分析。 5.总结时序电路的分析方法。 一、 实验目的: 1. 熟悉集成移位寄存器的逻辑功 2. 掌握移位寄存器使用方法。 实验器件: 74LS194 — 4 位双向移 7 CLR — 复位信号输入端( S1S0 — 模拟控制输入端 ABCD — 并行数据输入端 DSR — 串行数据输入端(右移) DSL — 串行数据输入端(左移) CLK — 时钟信号输入端(脉 15
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有