正在加载图片...
下面以4位加法和逻辑与功能为例,说明设计方法。 A0~A3、B0~B3为两个4位输入,CN为进位输入, X为功能选择X=0,加法;X=1,逻辑与,F0~F3为 输出,F4为进位输出,可如下设计ABEL-HDL表达 式 [F4.Fo]=(X==0)&(,A3.A0]+[0B3.B0]+[000,0,cN] #(x==1)&(CNA3.A0]+【CN,B3.B0下面以4位加法和逻辑与功能为例,说明设计方法。 A0~A3、B0~B3为两个4位输入,CN为进位输入, X为功能选择:X=0,加法;X=1,逻辑与,F0~F3为 输出,F4为进位输出,可如下设计ABEL-HDL表达 式: [F4..F0]=(X==0)&([0,A3..A0]+[0,B3..B0]+[0,0,0,0,CN]) #(X==1)&([CN,A3..A0]+[CN,B3..B0]);
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有