正在加载图片...
2.TTL与非门的逻辑关系 (1)输入全为高电平3.6V时。 T2、T3导通,VB1=0.7×3=2.1(V) 由于T饱和导通,输出电压为:V=VcEs3≈0.3V 这时T2也饱和导通, C(+5V) 故有vC2=vB2+Vc2=1v。 Re2 R 使T4和二极管D都截止。 1.6kg 130 实现了与非门的逻辑功能之 4k9 T4截止 输入全为高电平时, 2.1V 71.4V D截止 输出为低电平。 T2饱和 T 倒置状态 0.7v 0.3v T R 饱和 3.6V 22.TTL与非门的逻辑关系 (1)输入全为高电平3.6V时。 T2、T3导通,VB1=0.7×3=2.1(V ), 由于T3饱和导通,输出电压为:VO=VCES3≈0.3V 这时T2也饱和导通, 故有VC2=VE2+ VCE2=1V。 使T4和二极管D都截止。 实现了与非门的逻辑功能之一: 输入全为高电平时, 输出为低电平。 +V V 3.6V 1 3 1 2 3 1 2 3 1 2 3 D CC( +5V) R A C B T T T R T 1K Rb 1 1 2 4 3 c2 c4 Re2 o 2.1V 1.4V 0.7V 1V 0.3V 倒置状态 饱和 饱和 截止 截止 4kΩ 1.6kΩ 130Ω
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有