正在加载图片...
1、80C51扩展并行输出口 D7D6D5DaD3D2DiDo 80C51 QAQBQCQDQEQFQGQE RXD B 74S164 TXD CLK CLR PIOX1 (a)80C51扩展并行输出口 74LS164为串入并出移位寄存器,其中A、B为串行数据输入 端,QA、QB、…、Q为并行数据输出端(QA为高位),CLK为同 步时钟输入端,CLR为输出清0端。若不需将输出数据清0,则 CLR端接Vcco1、80C51扩展并行输出口 74LS164为串入并出移位寄存器,其中A、B为串行数据输入 端,QA、QB、 … 、QH为并行数据输出端(QA为高位),CLK为同 步时钟输入端,CLR为输出清0端。若不需将输出数据清0,则 CLR端接Vcc
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有