正在加载图片...
2、实验装配步骤(同上)。 3、电路测试(同上)。 4、门电路悬空端的正确处理(同上)。 5、故障检测(同上) 、时序逻辑电路的实验 1、D触发器的应用设计 例一:用两个D触发器和一个异或门设计两位可逆二进制计数器。 解:①利用异或门的工作原理 A⊕1=A,A田D=A 因此,当M=0时,CP2接Q1,作两位二进制减法计数 当M=1时,CP2接Q1的非;作两位二进制加法计数。 M Q ②标注管脚号 M Q2 ③画预测输出波形图 1)M=1(二进制加法计数器的输出波形图) CP 2)M=0(二进制减法计数器的输出波形图) CP Q17 2、实验装配步骤(同上)。 3、电路测试(同上)。 4、门电路悬空端的正确处理(同上)。 5、故障检测(同上)。 一、时序逻辑电路的实验 1、D 触发器的应用设计 例一:用两个 D 触发器和一个异或门设计两位可逆二进制计数器。 解:① 利用异或门的工作原理: 因此,当 M=0 时,CP2 接 Q1,作两位二进制减法计数; 当 M=1 时,CP2 接 Q1 的非;作两位二进制加法计数。 ② 标注管脚号 ③ 画预测输出波形图 1) M=1(二进制加法计数器的输出波形图) 2)M=0(二进制减法计数器的输出波形图)
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有