正在加载图片...
也我不 第16章触发器及其应用 输出与输入的逻辑关系: (1)RD=0,SD=1 & 所谓SD=1,即将S端保持高电位 Sp Q RD=0,即R在端加一负脉冲 当端加负脉冲时,不论触发器的初R& 始状态是1态,还是0态,均有 Q G Q=RD Q=1,0=SD0=0 逻辑图 即将触发器置0或保持0态,称为直接置0端。 (2)RD=1,SD=0 当端加负脉冲时,不论触发器的初始状态是1态,还 是0态,均有Q=将触发器置1或保持1态。称 为直旆置1端。 回国(1)RD = 0, S D = 1 Q = RD Q = 1, Q = S D Q = 0 当 端加负脉冲时,不论触发器的初 始状态是1态,还是0态,均有 R D 即将触发器置0或保持0态, R 称为 D 直接置0端。 Q & & GA S D RD Q 逻辑图 GB 输出与输入的逻辑关系: 所谓 S D = 1 ,即将 S D 端保持高电位; R D = 0 ,即 R D 在端加一负脉冲 (2)RD = 1, S D = 0 当 端加负脉冲时,不论触发器的初始状态是1态,还 是0态,均有 ,即将触发器置1或保持1态。 称 为直接置1 端。 S D Q = 1, Q = 0 S D
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有