正在加载图片...
心选择工具:用于选择图中的器件、线条等绘图元素: D插入器件:从元件库内选择要添加的元件 口插入模块:插入已设计完成的底层模块: 正交线工具:用于绘制水平和垂直方向的连线 正交总线工具:用于绘制水平和垂直方向的总线: 打开关闭橡皮筋连接功能:按下,橡皮筋连接功能打开,此时移动元件,连接在 元件上的连线也跟着移动,不改变同其他元件的连接关系: 打开/关闭局部正交连线选择功能:按下时打开局部正交连线选择功能,此时可以 通过用鼠标选择两条正交连线的局部: 放大和缩小工具:按下时,点击鼠标左键放大、点击右键缩小显示绘图工作区 全屏显示:将当前主窗口全屏显示: 垂直翻转:将选中的元件或模块进行垂直翻转 水平翻转:将选中的元件或模块进行水平翻转 旋转90°:将选中的元件或模块逆时针方向旋转90 元件的添加:在主绘图区双击鼠标左键,弹出相应的 Symbol对话框,在name 栏输入需添加的元件,如7400或Nand2(二输入与非门)、Not(非门)、VCC 5Ⅴ电源、高电平),GND(接地、低电平)、 Input(输入引脚)、 Output(输 出引脚)等,回车或点击“0K”按钮,此时在鼠标光标处将出现该元件图标,并 随鼠标的移动而移动,在合适的位置点击鼠标左键,放置一个元件。也可以利用 插入器件工具来添加元器件,方法类似。(2)命名输入/输出引脚:双击输入/ 输出引脚的“ PIN NAIⅦE”,输入自己定义的名字即可。(3)器件的连接和修改 连接元器件的两个端口时,先将鼠标移到其中一个端口上,这时鼠标指示符自动 变为“+”形状,然后一直按住鼠标的左键并将鼠标拖到第二个端口,放开左键, 则一条连接线被画好了。如果需要删除一根连接线,可单击这根连接线使其成高 亮线,然后按键盘上的“ Delete”键即可。(4)保存文件:从“File”菜单下 选择“Save”,出现文件保存对话框。单击“OK”按钮,使用默认的文件名存盘。 默认的文件名为项目顶层模块名加上“.bdf”后缀。二、设计项目处理在完成 输入后,设计项目必须经过一系列的编译处理才能转化为可以下载到器件内的编 程文件。(1)点击主工具栏上的按钮,开始“ Analysis and Synthesis”编译 过程。注意应该将要编译的文件设置成顶层文件才能对它进行编译,设置方法为 点击左边 ProjectNavigator/ Files,打开 files/ Device Design Files,选中 要编译的bdf文件,点击鼠标右键,在弹出的菜单中选择 Set as Top- level Entity。(2)在项目处理过程中,所有信息、错误和警告将会在自动打开的信 息处理窗口中显示出来。如果有错误或警告发生,双击该错误或警告信息,就会 找到该错误或警告在设计文件中的位置。其中错误必须要修改,否则无法执行后 续的项目处理,对于警告则要分情况处理。(3)分配引脚: Analysis and Synthesis全部通过后,为了把我们的设计下载到实际电路中进行验证,还必须 把设计项目的输入在输出端口和器件相应的引脚绑定在一起。有两种方法可以实 现这个过程:一种是给引脚分配信号,另一种则是给信号分配管脚。在此只介绍元件的添加:在主绘图区双击鼠标左键,弹出相应的 Symbol 对话框,在 name 栏输入需添加的元件,如 7400 或 Nand2(二输入与非门)、Not(非门)、VCC (5V 电源、高电平),GND(接地、低电平)、Input(输入引脚)、Output(输 出引脚)等,回车或点击“OK”按钮,此时在鼠标光标处将出现该元件图标,并 随鼠标的移动而移动,在合适的位置点击鼠标左键,放置一个元件。也可以利用 插入器件工具来添加元器件,方法类似。 (2)命名输入/输出引脚:双击输入/ 输出引脚的“PIN_NAME”,输入自己定义的名字即可。 (3)器件的连接和修改: 连接元器件的两个端口时,先将鼠标移到其中一个端口上,这时鼠标指示符自动 变为“+”形状,然后一直按住鼠标的左键并将鼠标拖到第二个端口,放开左键, 则一条连接线被画好了。如果需要删除一根连接线,可单击这根连接线使其成高 亮线,然后按键盘上的“Delete”键即可。 (4)保存文件:从“File”菜单下 选择“Save”,出现文件保存对话框。单击“OK”按钮,使用默认的文件名存盘。 默认的文件名为项目顶层模块名加上“.bdf”后缀。 二、设计项目处理 在完成 输入后,设计项目必须经过一系列的编译处理才能转化为可以下载到器件内的编 程文件。 (1)点击主工具栏上的按钮,开始“Analysis and Synthesis”编译 过程。注意应该将要编译的文件设置成顶层文件才能对它进行编译,设置方法为: 点击左边 ProjectNavigator/Files,打开 files/Device Design Files,选中 要编译的 bdf 文件,点击鼠标右键,在弹出的菜单中选择 Set as Top-level Entity。 (2)在项目处理过程中,所有信息、错误和警告将会在自动打开的信 息处理窗口中显示出来。如果有错误或警告发生,双击该错误或警告信息,就会 找到该错误或警告在设计文件中的位置。其中错误必须要修改,否则无法执行后 续的项目处理,对于警告则要分情况处理。 (3)分配引脚:Analysis and Synthesis 全部通过后,为了把我们的设计下载到实际电路中进行验证,还必须 把设计项目的输入在输出端口和器件相应的引脚绑定在一起。有两种方法可以实 现这个过程:一种是给引脚分配信号,另一种则是给信号分配管脚。在此只介绍
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有