正在加载图片...
国基本内容 第5章BDH实验开发系统 数码 数 数码6数码5 数码4数码3 数码1 扬声器 日 目标芯片 电源输 74HC2 EDA实验开 适配座 频卧电售 在线下载接口1 74HC373 J3B 日标芯 PS/2接口 在线下载接2 片 B2 B4RS-232 GALI6V8/3 CPLD/FPGA 模式指 GAL16V8/4 EU2数/模转换接口电 奉计测频输 模拟接口电 模/数转换接口电路 路 EU3 单片机接口电路 统复位 JP2 DI6 DI4 DI3 DI2 DII 接口电路切换 AD信号输入 键5 键3 JPIA JPlB JPIC DA信号输出 主板 时钟频率选择 图51GW48实验开发系统的板面结构图第5章 EDA实验开发系统 图5.1 GW48实验开发系统的板面结构图 c 扬声器 SW9 键 模式选择 实验 电路 结构 变换 选择 键 CLOCK 0 单片机接口电路 扬声器连 接 VGA 视频接口 RS-232 串行接口 J8 键8 散热器 CON2 目标板插座2 2 1 J6J4 高频时钟源 48MHz晶体 J2 GAL16V8/4 JP2 GAL16V8/3 74HC373 74HC245 频率计测频输 入 D 2 D 1 目标 板插 座 1 发 光 管 J 1 高 频 组 中频组 低频组 电源输出 J 5 DG N+5V SWG9 J 7CON1 C38 -12V GND +12V D/A工作电源 座 电源开关 数 码7 数 码6 数 码5 数 码4 数 码3 数 码2 数码1 键7 键6 键5 键4 键3 键2 键1 VR1 IN1 IN0 AOUT AIN1 AIN0 主 板 A/D 信号输入 PS/2接 口 J3A S 1 JP1A JP1B JP1C B 8 B 4 RS-232 B 3 VGA 时钟频率选择 时钟发生电 路 接口电路 视频接口电 路 模 式 指 示 在 线 下 载 接 口2 电源输入 接口电路切换座 模拟接口电 路 EU3 EU2 数/模转换接口电 路 模 /数 转 换 接 口 电 路 键 系统复位 SW10 D16 D15 D14 D13 D12 D11 D10 D 9 数 码8 B 2 适配座 目标芯片 CPLD/FPGA 目标芯 片 EDA实验开 发 J3B 在 线 下 载 接 口 1 k1 D 8 D 7 D 6 D 5 D 4 D 3 A/D 信号输入 D/A 信号输出
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有