正在加载图片...
弗原創IT教育中心 非易失RAM 在DS12887中,114字节通用非易失RAM不专用于任 何特殊功能,它们可被处理器程序用作非易失内存 在更新周期也可访问。 中断 RTC实时时钟加RAM向处理器提供三个独立的、自 动的中断源。定闹中断的发生率可编程,从每秒一次 到每天一次,周期性中断的发生率可从500ms到 122μs选择。更新结束中断用于向程序指示一个更新 周期完成。中断控制和状态位在寄存器B和C中,本文 的其它部分将详细描述每个中断发生条件。非易失RAM 在DS12887中,114字节通用非易失RAM不专用于任 何特殊功能,它们可被处理器程序用作非易失内存,。 在更新周期也可访问。 中断 RTC实时时钟加RAM向处理器提供三个独立的、自 动的中断源。定闹中断的发生率可编程,从每秒一次 到每天一次,周期性中断的发生率可从500ms到 122µs选择。更新结束中断用于向程序指示一个更新 周期完成。中断控制和状态位在寄存器B和C中,本文 的其它部分将详细描述每个中断发生条件
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有