正在加载图片...
出HAA4业M L∧∧∧A人 (c) 图1117从2PSK信号中提取位同步信息 b)锁相法 我们把采用锁相环来提取位同步信号的方法称为锁相法。采用髙稳定度的振 荡器(信号钟),从鉴相器所获得的与同步误差成比例的误差信号不是直接用于 调整振荡器,而是通过一个控制器在信号钟输出的脉冲序列中附加或扣除一个或 几个脉冲,这样同样可以调整加到减相器上的位同步脉冲序列的相位,达到同步 的目的。这种电路可以完全用数字电路构成全数字锁相环路。 用于位同步的全数字锁相环的原理框图如图11-18所示,它由信号钟、控制 器、分频器、相位比较器等组成。其中: 信号钟包括一个高稳定度的振荡器(晶体)和整形电路。若接收码元的速率 为F=1丌,那么振荡器频率设定在nF,经整形电路之后,输出周期性脉冲序列, 其周期T=1/nF=T/n; 控制器包括扣除门(常开)、附加门(常闭)和“或门”,它根据比相器输出 的控制脉冲(“超前脉冲”或“滞后脉冲”)对信号钟输出的序列实施扣除(或添 加)脉冲。 分频器是一个计数器,每当控制器输出n个脉冲时,它就输出一个脉冲。控 制器与分频器的共同作用的结果就调整了加至比相器的位同步信号的相位 相位比较器将接收脉冲序列与位同步信号进行相位比较,以判别位同步信号 究竟是超前还是滞后,若超前就输岀超前脉冲,若滞后就输出滞后脉冲。 11-411-4 图 11-17 从 2PSK 信号中提取位同步信息 b) 锁相法 我们把采用锁相环来提取位同步信号的方法称为锁相法。采用高稳定度的振 荡器(信号钟),从鉴相器所获得的与同步误差成比例的误差信号不是直接用于 调整振荡器,而是通过一个控制器在信号钟输出的脉冲序列中附加或扣除一个或 几个脉冲,这样同样可以调整加到减相器上的位同步脉冲序列的相位,达到同步 的目的。这种电路可以完全用数字电路构成全数字锁相环路。 用于位同步的全数字锁相环的原理框图如图 11-18 所示,它由信号钟、控制 器、分频器、相位比较器等组成。其中: 信号钟包括一个高稳定度的振荡器(晶体)和整形电路。若接收码元的速率 为 F=1/T,那么振荡器频率设定在 nF,经整形电路之后,输出周期性脉冲序列, 其周期T0 = 1/ nF = T / n; 控制器包括扣除门(常开)、附加门(常闭)和“或门”,它根据比相器输出 的控制脉冲(“超前脉冲”或“滞后脉冲”)对信号钟输出的序列实施扣除(或添 加)脉冲。 分频器是一个计数器,每当控制器输出 n 个脉冲时,它就输出一个脉冲。控 制器与分频器的共同作用的结果就调整了加至比相器的位同步信号的相位。 相位比较器将接收脉冲序列与位同步信号进行相位比较,以判别位同步信号 究竟是超前还是滞后,若超前就输出超前脉冲,若滞后就输出滞后脉冲
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有