正在加载图片...
35.1字信号编辑区 编辑和存放以4位16进制数表示的16位字信号,可以存放1024条字信号,地址范国为0-3FH, 其显示内容可以通过滚动条上下移动,用鼠标单击某一条字信号即可实现对其的编辑。正在编辑或输出 的某条字信号,它被实时的以二进制数显示在“Biay"框和十六位输出显示板上,对某条字信号的编辑也 可在Biay”柜里输入二进制数来实现,系统会自动地将其转换为十六进制数显示在字信号编辑区. 3.5.2字信号地址编样区。编辑或显示与字信号地址有关的信息. Edt一显示当前正在编辑的字信号地址. Current-一显示当前正在输出的字信号地址 Initial-编辑和显示输出字信号的首地址。 Final-编辑和显示输出字信号的末地址。 3.53输出方式选择 Cyce-宇信号在设置的首地址和末地址之间周而复给地输出. Bust-字信号从设置的首地址逐条输出,输出到末地址自动停止。 St©p-字信号以单步的方式输出。即鼠标点击一次,输出一条字信号 Break Point-用于设置断点,在Cycle和Burst方式中,要想使字信号输出到某条地址后自动停止, 只需预先点击该字信号,再单击Break Poin”按扭.断点可设置多个。当字信号输出到断点地址而暂停输 出时,可单击Workbench主窗口上的Pause按钮或按“F9键来恢复输出.清除设置的断点地址时,打开 Pattern对话框,单击“Clear Buffer按钮即可 Pattern-模板按钮,单击调出预设模式选项对话框,对话框中各选项合义如下: Clear buffer-清零按钮,单击可清除数据存储区的全部数字字 Open-打开*.DP文件,将数据装入教据存储区 Save-将数据区的数据以*DP的数据文件形式存盘,以便调用 Up counter-产生递增计数数据序列 Down counter-产生递减计数数据序列 Shift right-产生右移位数据序列 Shift left-产生左移位数据序列 3.5.4献发方式选择 Intemal-内触发方式,字信号的输出直接受输出方式Step、Burst和Cyele的控制。 Extemal-外触发方式。当选择外触发方式时,需外触发脉冲信号,且需设置“上升沿触发"或“下降沿 触发”,然后选择输出方式,当外触发脉冲信号到来时,才能使字信号输出。 输出频率设置-控制Cyele和Burst输出方式下字信号输出的快慢 数据准备好输出端-输出与宇信号同步的时钟脉冲, 3.6辽分析仪(Logic Analyzer) 逻辑分析仪可以同步纪录和显示16路逻辑信号,可用于对数字逻辑信号的高速采集和时序分析,共 图标和面板如图3.7所示。 133.5.1 字信号编辑区 编辑和存放以 4 位 16 进制数表示的 16 位字信号,可以存放 1024 条字信号,地址范围为 0~3FFH, 其显示内容可以通过滚动条上下移动。用鼠标单击某一条字信号即可实现对其的编辑。正在编辑或输出 的某条字信号,它被实时的以二进制数显示在“Binary”框和十六位输出显示板上。对某条字信号的编辑也 可在“Binary”框里输入二进制数来实现,系统会自动地将其转换为十六进制数显示在字信号编辑区。 3.5.2 字信号地址编辑区。编辑或显示与字信号地址有关的信息。 Edit-显示当前正在编辑的字信号地址。 Current-显示当前正在输出的字信号地址。 Initial-编辑和显示输出字信号的首地址。 Final-编辑和显示输出字信号的末地址。 3.5.3 输出方式选择 Cycle-字信号在设置的首地址和末地址之间周而复始地输出。 Burst-字信号从设置的首地址逐条输出,输出到末地址自动停止。 Step-字信号以单步的方式输出。即鼠标点击一次,输出一条字信号。 Break Point-用于设置断点。在 Cycle 和 Burst 方式中,要想使字信号输出到某条地址后自动停止, 只需预先点击该字信号,再单击“Break Point”按扭。断点可设置多个。当字信号输出到断点地址而暂停输 出时,可单击 Workbench 主窗口上的“Pause”按钮或按“F9”键来恢复输出。清除设置的断点地址时,打开 Pattern 对话框,单击“Clear Buffer”按钮即可。 Pattern-模板按钮,单击调出预设模式选项对话框,对话框中各选项含义如下: Clear buffer-清零按钮,单击可清除数据存储区的全部数字字 Open-打开*.DP 文件,将数据装入数据存储区 Save-将数据区的数据以*.DP 的数据文件形式存盘,以便调用 Up counter-产生递增计数数据序列 Down counter-产生递减计数数据序列 Shift right -产生右移位数据序列 Shift left-产生左移位数据序列 3.5.4 触发方式选择 Internal-内触发方式。字信号的输出直接受输出方式 Step、Burst 和 Cycle 的控制。 External-外触发方式。当选择外触发方式时,需外触发脉冲信号,且需设置“上升沿触发”或“下降沿 触发”,然后选择输出方式,当外触发脉冲信号到来时,才能使字信号输出。 输出频率设置-控制 Cycle 和 Burst 输出方式下字信号输出的快慢。 数据准备好输出端-输出与字信号同步的时钟脉冲。 3.6 逻辑分析仪(Logic Analyzer) 逻辑分析仪可以同步纪录和显示 16 路逻辑信号,可用于对数字逻辑信号的高速采集和时序分析,其 图标和面板如图 3.7 所示。 13
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有