正在加载图片...
存储层次的性能参数(2/2) ·存储层次的平均每位价格C C=(C1*S1+C2*S2)(S1+S2) 命中Hit:访问的块在存储系统的较高层次上 若一组程序对存储器的访问,其中№1次在M1中找到所需数据,N2次在M2中找到数 据则 Hit rate(命中率):存储器访问在较高层命中的比例H=N/N1+N2) Hit Time(命中时间)访问较高层的时间,TA1 失效(Miss访问的块不在存储系统的较高层次上 Miss Rate(失效)=1-( Hit Rate)=1-H=N2/(N1+N) 当在M1中没有命中时:一般必须从M2中将所访问的数据所在块搬到M1中,然后 CPU才能在M1中访问 设传送一个块的时间为TB即不命中时的访问时间为:TA2+TB+TA1=TA1+TM TM通常称为失效开销 ·平均访存时间 平均访存时间TA=HTA1+(1-H)(TA1+TM=TA1+(1-H)TM 2021-2-4 计算机体系结构 15存储层次的性能参数 (2/2) • 存储层次的平均每位价格C − C=(C1 *S1+C2 *S2)/(S1+S2) • 命中(Hit): 访问的块在存储系统的较高层次上 − 若一组程序对存储器的访问,其中N1次在M1中找到所需数据,N2次在M2中找到数 据 则 − Hit Rate(命中率): 存储器访问在较高层命中的比例 H= N1 /(N1+N2) − Hit Time(命中时间):访问较高层的时间,TA1 • 失效(Miss):访问的块不在存储系统的较高层次上 − Miss Rate (失效)= 1 - (Hit Rate) = 1 – H = N2/(N1+N2 ) − 当在M1中没有命中时:一般必须从M2中将所访问的数据所在块搬到M1中,然后 CPU才能在M1中访问。 − 设传送一个块的时间为TB,即不命中时的访问时间为:TA2+TB+TA1 = TA1+TM TM 通常称为失效开销 • 平均访存时间: − 平均访存时间 TA = HTA1+(1-H)(TA1+TM) = TA1+(1-H)TM 2021-2-4 计算机体系结构 15
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有