正在加载图片...
(3)内部控制逻辑 根据总线信号完成与CPU的通讯(CS#有效时); 根据控制/状态REG、数据缓冲器控制外设侧信号。 CPU OUT DX. AL 其它与接口无关指令 I/0接口CP侧接收新命令 不与CPU通信 外设侧按旧命令控制外设按新命令控制外设 I/0设备 按I/0接口信号处理按I/0接口信号处理 CPU对接口的控制与接口对外设的控制是独立的! 例:并行接口8255有三个设备端8位口,如何设计 其外部接口?如何节省端口数量? 转上三页8 (3)内部控制逻辑 根据总线信号完成与CPU的通讯(CS#有效时); 根据控制/状态REG、数据缓冲器控制外设侧信号。 转上三页 不与CPU通信 按新命令控制外设 按I/O接口信号处理 其它与接口无关指令 I/O接口 I/O设备 按I/O接口信号处理 CPU OUT DX,AL CPU侧 接收新命令 外设侧 按旧命令控制外设 CPU对接口的控制与接口对外设的控制是独立的! 例:并行接口8255有三个设备端8位口,如何设计 其外部接口?如何节省端口数量?
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有