点击切换搜索课件文库搜索结果(990)
文档格式:DOC 文档大小:84KB 文档页数:3
5-4 试分析下图时序电路的逻辑功能、画出波形图并列出输出状态表(设初态为 000)
文档格式:PPT 文档大小:4.89MB 文档页数:67
6.4 计数器 6.4.1 异步计数器 6.4.2 同步计数器
文档格式:PPT 文档大小:4.78MB 文档页数:68
6.4 计数器 6.4.3 集成计数器
文档格式:PPT 文档大小:776KB 文档页数:22
《数字电路》课程电子教案(PPT课件讲稿)第六章 时序逻辑电路(1/5)
文档格式:PPT 文档大小:1.04MB 文档页数:56
1. 工作描述 可用以下四组方程来描述:激励方程、状态方程、输出方程、时钟方程
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PPT 文档大小:2.11MB 文档页数:47
第一节 概述 第二节 可编程阵列逻辑器件(PAL) 第三节 通用阵列逻辑GAL器件 第四节 现场可编程门阵列FPGA
文档格式:PPT 文档大小:452KB 文档页数:22
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:PPT 文档大小:140KB 文档页数:4
《数字电路习题及演示》 第二章 逻辑代数基础习题
首页上页9293949596979899下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有