结合FHR滤波的知识,强化DSP程序优化方法的应用。 令讨论内容: 引入DSP程序优化的概念,学习DSP程序优化的关键技术并讨论如何充分CCS对 DSP程序进行优化,并继续讨论利用DSP程序优化方法如何基于C语言设计高效的 数字信号处理算法程序。 ◇自学拓展: 回顾学过的C语言程序设计的相关知识,复习C语言程序设计中的循环优化方法。 5、C66xDSP片上设备与应用(6学时)(支撑课程目标1,4) 5.1.时钟产生逻辑 5.2.外部存储器接▣ 5.3.低速片上设备 5.4.千兆以太网接口 5.5.高速片上设备 5.6.增强的DMA控制器 5.7.DSP代码引导接▣ ◇目标及要求: 1)掌握KeyStone架构DSsP的主要片上外设及其应用方法★: 2)掌握KeyStone设备的代码引导方法★: 3)结合中断处理知识,深化掌握定时器等片上外设相关中断的处理方法△: ◇ 作业内容: 结合KeyStone架构DsP的主要片上外设的知识,强化利用C语言进行基于C66xDSP 片上外设的DSP程序设计,编写数据通信程序,在TMS320VC665实现系统上实现 基于低速片上设备和高速片上设备的数据通信。 女讨论内容: 引入片上设备配置方法,讨论对于AD采样、与其它处理器等实际应用问题如何进 行C66xDSP的片上设备配置方法和程序设计方法。 ◇自学拓展: 回顾学过的C66xDSP的硬件和软件设计方法,复习基于C语言的C66xDSP的片上 设备程序设计、调试和优化方法。 6、C66xDsP系统硬件平台设计(6学时)(支撑课程目标4) 6.1.C6655DSP系统硬件平台设计概述 6.2.电源设计 6.3.时钟设计 6.4.外设电路设计 6.5.电路布局布线实现 女目标及要求: 1)掌握基于TMS320C66xDSP的电源设计和时钟设计★: 2)掌握TMS320C66xDSP外设电路设计方法★△: 3)学习基于C66xDSP系统的电路布局布线: 令作业内容: 结合C66xDSP系统硬件平台设计的知识,强化电源设计、时钟设计和外围电路设计 的相关知识,学习TMS320VC66xDSP实验系统的硬件设计原理图,并在 TMS320VC66xDSP实验系统上实现音频数据采集和回放。 ◇讨论内容:结合 FIR 滤波的知识,强化 DSP 程序优化方法的应用。 讨论内容: 引入 DSP 程序优化的概念,学习 DSP 程序优化的关键技术并讨论如何充分 CCS 对 DSP 程序进行优化,并继续讨论利用 DSP 程序优化方法如何基于 C 语言设计高效的 数字信号处理算法程序。 自学拓展: 回顾学过的 C 语言程序设计的相关知识,复习 C 语言程序设计中的循环优化方法。 5、 C66x DSP 片上设备与应用(6 学时)(支撑课程目标 1,4) 5.1. 时钟产生逻辑 5.2. 外部存储器接口 5.3. 低速片上设备 5.4. 千兆以太网接口 5.5. 高速片上设备 5.6. 增强的 DMA 控制器 5.7. DSP 代码引导接口 目标及要求: 1) 掌握 KeyStone 架构 DSP 的主要片上外设及其应用方法; 2) 掌握 KeyStone 设备的代码引导方法; 3) 结合中断处理知识,深化掌握定时器等片上外设相关中断的处理方法; 作业内容: 结合 KeyStone 架构 DSP 的主要片上外设的知识,强化利用 C 语言进行基于 C66x DSP 片上外设的 DSP 程序设计,编写数据通信程序,在 TMS320VC665 实现系统上实现 基于低速片上设备和高速片上设备的数据通信。 讨论内容: 引入片上设备配置方法,讨论对于 AD 采样、与其它处理器等实际应用问题如何进 行 C66x DSP 的片上设备配置方法和程序设计方法。 自学拓展: 回顾学过的 C66x DSP 的硬件和软件设计方法,复习基于 C 语言的 C66x DSP 的片上 设备程序设计、调试和优化方法。 6、 C66x DSP 系统硬件平台设计(6 学时)(支撑课程目标 4) 6.1. C6655 DSP 系统硬件平台设计概述 6.2. 电源设计 6.3. 时钟设计 6.4. 外设电路设计 6.5. 电路布局布线实现 目标及要求: 1) 掌握基于 TMS320C66x DSP 的电源设计和时钟设计; 2) 掌握 TMS320C66x DSP 外设电路设计方法; 3) 学习基于 C66x DSP 系统的电路布局布线; 作业内容: 结合 C66x DSP 系统硬件平台设计的知识,强化电源设计、时钟设计和外围电路设计 的相关知识,学习 TMS320VC66x DSP 实验系统的硬件设计原理图, 并 在 TMS320VC66x DSP 实验系统上实现音频数据采集和回放。 讨论内容: