正在加载图片...
5.输出端不允许并联使用(集电极开路门(OC)和三态输出门电路(3S)除外)。否则不仅 会使电路逻辑功能混乱,并会导致器件损坏。 6.输出端不允许直接接地或直接接+5V电源,否则将损坏器件,有时为了使后级电路 获得较高的输出电平,允许输出端通过电阻R接至VCC,一般取R=3~5.1k2。 实训二CMOS集成逻辑门 一、实训目的 1.掌握CMOS集成门电路的逻辑功能和器件的使用规则。 2.熟悉几种基本集成引脚的排列。 3.进一步学习集成门电路的逻辑功能的测试方法。 二、实训原理 1.CMOS集成门电路的芯片管脚图见附录3。 2.CMOS电的使用规则: (1)VDD接电源正极,VSS接电源负极(通常接地⊥),不得接反。CC40O0系列的电源 允许电压在十3~+18V范围内选择,实训中一般要求使用+5~+15V。 (2)所有输入端一律不准悬空。 闲置输入端的处理方法: a.按照逻辑要求,直接接VDD(与非门)或VSS(或非门)。 b.在工作频率不高的电路中,允许输入端并联使用。 (3)输出端不允许直接与VDD或VSS连接,否则将导致器件损坏。 (4)在连接电路、改变电路连接或插、拔电路时,均应切断电源,严禁带电操作。 (⑤)焊接、测试和储存时的注意事项: a.电路应存放在导电的容器内,有良好的静电屏蔽。 b.焊接时必须切断电源,电烙铁外壳必须良好接地,或拔下烙铁,靠其余热焊接。 c.所有的测试仪器必须良好接地。 三、实训设备与器件 序号 名称 型号与规格 数量 备注 1 直流稳压电源 +5V 1路 实训台 2 逻辑电平输出 DDZ-22 3 逻辑电平指示 DDZ-22 ¥ 14P芯片插座 1个 DDZ-22 U 集成芯片 CC4001 1片 6 集成芯片 CC4011 1片 > 集成芯片 CC4071 1片 55 5. 输出端不允许并联使用(集电极开路门(OC)和三态输出门电路(3S)除外)。否则不仅 会使电路逻辑功能混乱,并会导致器件损坏。 6. 输出端不允许直接接地或直接接+5V 电源,否则将损坏器件,有时为了使后级电路 获得较高的输出电平,允许输出端通过电阻 R 接至 VCC,一般取 R=3~5.1kΩ。 实训二 CMOS 集成逻辑门 一、实训目的 1. 掌握 CMOS 集成门电路的逻辑功能和器件的使用规则。 2. 熟悉几种基本集成引脚的排列。 3. 进一步学习集成门电路的逻辑功能的测试方法。 二、实训原理 1. CMOS 集成门电路的芯片管脚图见附录 3。 2. CMOS 电路的使用规则: (1) VDD 接电源正极,VSS 接电源负极(通常接地⊥),不得接反。CC4000 系列的电源 允许电压在+3~+18V 范围内选择,实训中一般要求使用+5~+15V。 (2) 所有输入端一律不准悬空。 闲置输入端的处理方法: a.按照逻辑要求,直接接 VDD(与非门)或 VSS(或非门)。 b.在工作频率不高的电路中,允许输入端并联使用。 (3) 输出端不允许直接与 VDD 或 VSS 连接,否则将导致器件损坏。 (4) 在连接电路、改变电路连接或插、拔电路时,均应切断电源,严禁带电操作。 (5) 焊接、测试和储存时的注意事项: a.电路应存放在导电的容器内,有良好的静电屏蔽。 b.焊接时必须切断电源,电烙铁外壳必须良好接地,或拔下烙铁,靠其余热焊接。 c.所有的测试仪器必须良好接地。 三、实训设备与器件 序 号 名 称 型号与规格 数 量 备 注 1 直流稳压电源 +5V 1 路 实训台 2 逻辑电平输出 DDZ-22 3 逻辑电平指示 DDZ-22 4 14P 芯片插座 1 个 DDZ-22 5 集成芯片 CC4001 1 片 6 集成芯片 CC4011 1 片 7 集成芯片 CC4071 1 片
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有