正在加载图片...
列选译码需带片选使能,当其为0时,所有 输出均为0,无单元选中,防止写入。 例:利用4*4RAM单元阵列的8*2RAM结构图 Row decoder RAM cell RAM cell RAM cell RAM cell RAM cell AM cell RAM cell RAM cell RAM cell RAM cell RAM cell RAM cell RAM cell RAM cell ell AM cell Read/write Read/Write Read/Write Read/writ logic logic Data in Data in Data in Data in Data out Data out Data out Read/ Bit Read/ Bit selec ite select rite select t Read/Write Column select decoder with enable 20 Enable Ao Chip select 32k×8译码方案比较: 256 k bits。为得方阵,开根得512=2 确定9位行选,6位列选,八输出。 非G-S:21字,15输入,32k门(输出)。 G-S:行2=512门,列2°=64门,共576列选译码需带片选使能,当其为 0 时,所有 输出均为 0,无单元选中,防止写入。 例:利用 4*4 RAM 单元阵列的 8*2RAM 结构图 RAM cell 0 RAM cell 4 RAM cell 8 RAM cell 12 Read/Write logic Data in Data out Read/ Write Bit select RAM cell 1 RAM cell 5 RAM cell 9 RAM cell 13 Read/Write logic Data in Data out Read/ Write Bit select RAM cell 2 RAM cell 6 RAM cell 10 RAM cell 14 Read/Write logic Data in Data out Read/ Write Bit select RAM cell 3 RAM cell 7 RAM cell 11 RAM cell 15 Read/Write logic Data in Data out Read/ Write Bit select Data output 0 0 1 2 3 2-to-4 Decoder 21 20 A2 A1 Row decoder Data input 0 Read/Write 0 1 1-to-2 Decoder with enable 20 A0 Enable Chip select Column select Column decoder Row select Data input 1 Data output 1 32k×8 译码方案比较: 256k bits。为得方阵,开根得 512=2 9 。 确定 9 位行选,6 位列选,八输出。 非 C-S:2 15字,15 输入,32k 门(输出)。 C-S:行 2 9=512 门,列 2 6=64 门,共 576
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有