正在加载图片...
第九章可编程逻辑器件 A.8×3 B.8K×8 D.256×256 6.用对称双地址结构寻址的1024×1的存储矩阵有_ A.10行10列B.5行5列C.32行32列D.1024行1024列 7.随机存取存储器具有 功能。 A.读/写B.无读/写C.只读 D.只写 8.欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端 的辅助译码器的输出端数为 A.1 9.欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端 的辅助译码器的输入端数为 10.只读存储器ROM在运行时具有 功能。 A.读/无写B.无读/写C.读/写 D.无读/无写 11.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内 A.全部改变B.全部为0C.不可预料D.保持不变 12.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中 的内容 A.全部改变B.全部为 C.不确定 D.保持不变 13.一个容量为512×1的静态RAM具有 A.地址线9根,数据线1根 B.地址线1根,数据线9根 C.地址线512根,数据线9根 D.地址线9根,数据线512 根 14.用若干RAM实现位扩展时,其方法是将 相应地并联在 起 A.地址线 B.数据线 C.片选信号线D.读/写线 15.PROM的与陈列(地址译码器)是 A.全译码可编程阵列 B.全译码不可编程阵列 C.非全译码可编程阵列 D.非全译码不可编程阵列第九章 可编程逻辑器件 180 A . 8×3 B . 8 K×8 C . 256×8 D . 256×256 6 .采用对称双地址结构寻址的 1024×1 的存储矩阵有 。 A . 1 0 行 1 0 列 B . 5 行 5 列 C . 3 2 行 3 2 列 D . 1024 行 1024 列 7.随机存取存储器具有 功能。 A .读 /写 B .无 读 /写 C .只 读 D .只 写 8.欲将容量为 128×1 的 RAM 扩展为 1024×8,则需要控制各片选端 的辅助译码器的输出端数为 。 A . 1 B . 2 C . 3 D . 8 9.欲将容量为 256×1 的 RAM 扩展为 1024×8,则需要控制各片选端 的辅助译码器的输入端数为 。 A . 4 B . 2 C . 3 D . 8 1 0.只读存储器 ROM 在运行时具有 功能。 A .读 /无 写 B .无 读 /写 C .读 /写 D .无 读 /无 写 1 1.只 读 存 储 器 ROM 中 的 内 容 ,当 电 源 断 掉 后 又 接 通 ,存 储 器 中 的 内 容 。 A .全部改变 B .全部为 0 C .不可预料 D .保持不变 1 2.随 机 存 取 存 储 器 RAM 中 的 内 容 ,当 电 源 断 掉 后 又 接 通 ,存 储 器 中 的内容 。 A .全部改变 B .全部为 1 C .不确定 D .保持不变 1 3.一个容量为 512×1 的静态 RAM 具有 。 A .地址线 9 根,数据线 1 根 B .地址线 1 根,数据线 9 根 C .地址线 512 根,数据线 9 根 D .地址线 9 根,数据线 512 根 1 4. 用 若 干 RAM 实现位扩展 时 , 其 方 法 是 将 相应地并联在一 起 。 A .地址线 B .数据线 C .片选信号线 D .读 /写 线 1 5. PROM 的与陈列(地址译码器)是 。 A .全译码可编程阵列 B . 全译码不可编程阵列 C .非全译码可编程阵列 D .非全译码不可编程阵列
<<向上翻页
©2008-现在 cucdc.com 高等教育资讯网 版权所有