正在加载图片...
国基本内容 第5章BDH实验开发系统 (1)SWG9/Sw9:图5.3的BL7主要由图51上的SWG9和 SW9构成。通过它的选择,能使实验板产生10种不同的实验结 构。控制方法如下:实验前,根据某一实验对 FPGA/CPLD目 标芯片的接口需求,在5.2节的15张实验电路结构图中选择 种适用的结构,例如选择了图5.8,需按动系统板上的SW9键, 直至数码管SWG9显示"3",于是系统即进入了图58所示的实 验电路结构。但当SWG9显示为A时,系统板即变成一台数字 频率计,测频输入端为系统板右下角的JP1B插座,测频范围为 1Hz~500kHz。第5章 EDA实验开发系统 (1) SWG9/SW9:图5.3的BL7主要由图5.1上的SWG9和 SW9构成。通过它的选择,能使实验板产生10种不同的实验结 构。控制方法如下:实验前,根据某一实验对FPGA/CPLD目 标芯片的接口需求,在5.2节的15张实验电路结构图中选择一 种适用的结构,例如选择了图5.8,需按动系统板上的SW9键, 直至数码管SWG9显示"3",于是系统即进入了图5.8所示的实 验电路结构。但当SWG9显示为A时,系统板即变成一台数字 频率计,测频输入端为系统板右下角的JP1B插座,测频范围为 1 Hz~500 kHz
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有