正在加载图片...
190第六章时序逻辑电路 10/1 011或000(00)01/1 AB/Y 01/0/0/1 01/0 0/0 图6-9图6-8电路完整的状态转换图 四、用中规模集成的计数器设计任意进制计数器 在常用的屮规模集成时序逻料电路…节中,我们重点介绍了最常用的两种 器件—移位寄存器和计数器。移位寄存器的用法比较简单,不再作进-步讲 解。这里只重点总结、归纳一下用中规模集成的计数器构成仟意进制计数器的 方法和应注意的问题。 解题方法和步骤 若凵有N进制屮规模集成的计数器,需要设计…一个M进制计数器,这时可 能遇到种情况,即N>M和N<M。 1.N>M的情况 只要设法在N进制计数器的计数过程中跳过N-M个状态就可以了。跳 过N-M个状态的方法有两种 ①置零法 置零法的基本原理是当计数器从全0状念(计数器中所有的触发器都是0 状态)开始计数,经过M-1个状态以后,设法产生一个置零信号,使计数器的下 个状态返回全0状态,这样就跳过了N-M个状态,从而得到了M进制计 数器。 采用置零法时有两点需要特別注意,否则解题时很容易发生错误,这就是 第-,对于异步置零方式和同步置零方式的器件,置零信号的产生方法是不 同的。 例如我们用图6-10(a)中的同步十进制加法计数器74LS160构成一个七 进制计数器。如果采用置零法,则山图6-10(b)中可知,应使计数器在计数过 程中从S状态跳过S,~S状态回到S。由于R是异步置零输入端,所以只要 Rυ变为低电平,计数器便立刻被置为S状态。这时必须用S,状态译出R信 号,如图所小。因为计数器一旦进入S2状态使R变为低电平后,计数器立即被 置零,S,状态马上又消失了,所以S,状态只在这个极短的过渡过程中出现,而不 存在于稳定的状态循环中,如图中虚线箭头所表示的那样
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有