正在加载图片...
由①得:V1=3.2 由②得:V1=3.5V 所以电荷分享后V的高电平下降为3.5V。该电平送入CMOS反相器,使M饱和 导通,Mm线性导通 AKe[(VI-Vnx)-(VI-Vout-Vnx)]=Kr(VI-VDo-VTP 忽略V2项,代值得:Vm=0.045V In=1.8r,=1. 8 C K Neff DD C,+2C 代值得:t2=1.32×100s,fm=2.5GHz Vout 七、(15分)如图是什么功能电路,如果要求输出在时钟上升边变化,标出 每个传输门的时钟信号ck:根据给出的输入波形画出输出波形(假定 初始时输出是低电平);利用这个电路实现T触发器功能(T=1输出翻 转,T=0输出保持),如何增加控制电路,画出实现的逻辑图。1 2 1 1 C C V V DD + = ………………………………② 由①得:V1=3.2V 由②得:V1=3.5V 所以电荷分享后V1的高电平下降为 3.5V。该电平送入CMOS反相器,使MP2饱和 导通,MN1线性导通。 有KN2[(V1-VTN) 2 -(V1-Vout-VTN) 2 ]=KP2(V1-VDD-VTP) 2 忽略Vout 2 项,代值得:Vout=0.045V (2) )(2 1 21 max rf tt f + = DDNeff f f VK C t 1 1 1 τ == 8.18.1 DDP L D r r VK CC t 2 2 2 8.18.1 + τ == 代值得:tr2=1.32×10-10s,fmax=2.5GHz 七、(15 分)如图是什么功能电路,如果要求输出在时钟上升边变化,标出 每个传输门的时钟信号 ck;根据给出的输入波形画出输出波形(假定 初始时输出是低电平);利用这个电路实现 T 触发器功能(T=1 输出翻 转,T=0 输出保持),如何增加控制电路,画出实现的逻辑图。 6
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有