正在加载图片...
画出Y和Y2的波形,如图6所示。 从波形图上看,时钟脉冲CP经过图5所示的逻辑电路后变为两个不同相的 脉冲,所以上述电路称为双相时钟脉冲发生器。 21.1.11 图7是一单脉冲输出电路,试用一片74LS112型双下降沿/K触发器(其外引 线排列见教材习题21.1.11)和一片74Ls00型四2输入与非门见教材图20.3.3(b)连 接该电路,画出接线图,并画出CP、Q1、Q2、Y的波形图。 设两触发器的初始状态均为0。接线图和波形图分别如图8和图9所 22 LTIN 』 图7:习题21.1.11图 U 161514131211109 141312ll1098 74LS112 74LS00 图8:习题21.1.11图画出Y1和Y2的波形,如图6所示。 从波形图上看,时钟脉冲CP经过图5所示的逻辑电路后变为两个不同相的 脉冲,所以上述电路称为双相时钟脉冲发生器。 21.1.11 图7是一单脉冲输出电路,试用一片74LS112型双下降沿JK触发器(其外引 线排列见教材习题21.1.11)和一片74LS00型四2输入与非门[见教材图20.3.3(b)]连 接该电路,画出接线图,并画出CP、Q1、Q2、Y 的波形图。 [解] 设两触发器的初始状态均为0。接线图和波形图分别如图8和图9所 图 7: 习题21.1.11图 图 8: 习题21.1.11图 示。 7
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有