正在加载图片...
144编的奥 China pul co M 下载 注意,译码器和选择器的三个选择信号相同,现在这三个信号都记作地址( Address)。 就像信箱号一样,3位地址决定了选择8个锁存器中的哪一个。在输入端,地址输入决定写入 信号触发哪一个锁存器来存储输入的数据。在输出端(图的下部),地址输入控制8-1选择器 选择8个锁存器中的一个进行输出。 这种锁存器的配置有时也称为读/写存储器,但通常叫作随机访问存储器或RAM。RAM 可存储8个单独的1位数据,如下图所示: 数据输入D 8×1 RAM DO数据输出 W 称它为存储器是因为它能保存信息,称为读/写存储器是因为可以在每个锁存器中保存 新的数据(也就是写数据),同时还可以查看每个锁存器中所保存的数据(也就是读数据) 称它为随机访问存储器是因为通过简单地改变地址输入就可以从8个锁存器中的任意一个读出 或写入数据。相比之下,其他类型的存储器必须顺序读出——也就是,在可以读出存储在地 址101的数据之前,必须读出存储在地址100的数据。 RAM配置通常称作RAM阵列,上述这种特定配置的RAM阵列以简写形式8×1的方式组织 起来。阵列中可以存放8个数,每个仅占1位,RAM阵列中能存储的位数等于这两个值的乘积 RAM阵列可通过各种方法来组合。例如,可以把两个8×1RAM阵列连接起来,使它们 按照相同的方法来寻址 数据输入 DI 8x1RAM Do 数据输出 ■■ 数据输入 D8 (1 RAM D。l 数据输出 这两个8×1RAM阵列的地址和写入输入端连接在一起,所以其结果为一个8×2RAM阵 数据输出 数据输入注意,译码器和选择器的三个选择信号相同,现在这三个信号都记作地址(A d d r e s s)。 就像信箱号一样, 3位地址决定了选择 8个锁存器中的哪一个。在输入端,地址输入决定写入 信号触发哪一个锁存器来存储输入的数据。在输出端(图的下部),地址输入控制 8 - 1选择器 选择8个锁存器中的一个进行输出。 这种锁存器的配置有时也称为读/写存储器,但通常叫作随机访问存储器或 R A M。R A M 可存储8个单独的1位数据,如下图所示: 称它为存储器是因为它能保存信息,称为读/写存储器是因为可以在每个锁存器中保存 新的数据(也就是写数据),同时还可以查看每个锁存器中所保存的数据(也就是读数据)。 称它为随机访问存储器是因为通过简单地改变地址输入就可以从 8个锁存器中的任意一个读出 或写入数据。相比之下,其他类型的存储器必须顺序读出—也就是,在可以读出存储在地 址1 0 1的数据之前,必须读出存储在地址 1 0 0的数据。 R A M配置通常称作R A M阵列,上述这种特定配置的R A M阵列以简写形式8×1的方式组织 起来。阵列中可以存放8个数,每个仅占1位,R A M阵列中能存储的位数等于这两个值的乘积。 R A M阵列可通过各种方法来组合。例如,可以把两个 8×1 RAM阵列连接起来,使它们 按照相同的方法来寻址: 这两个8×1 RAM阵列的地址和写入输入端连接在一起,所以其结果为一个 8×2 RAM阵 列: 144 编码的奥秘 下载 地址 数据输入 写入 数据输出 地址 地址 数据输入 数据输入 写入 写入 数据输入 数据输出 数据输出 数据输出
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有