正在加载图片...
Chinapub.com 第6章在器组织145 下载 这个RAM阵列可存储8个数,但每个数占2位 两个8×1RAM阵列也可以按照与单个锁存器连接相同的方式—通过一个2-1选择器和 个1-2译码器一来组合,如下图所示 地址 数据输入 选择 2译码器 8xI RAM SXI RAM 选择器 连接到译码器和选择器的选择( Select)输入实质上选择两个8×1RAM阵列中的一个, 在这里它也就是第4根地址线。所以,该图实际上是一个16×1RAM阵列 数据输出 数据输入 此RAM阵列可存储16个数,每个数占1位。 RAM阵列的存储容量与地址输入端数目有直接关系。无地址输入端时(即1位锁存器和8 位锁存器这种情况),只能存1个数:有一个地址输入端时,可存2个数;有两个地址输入端时, 可存4个数:有三个地址输入端时,可存8个数:有四个地址输入端时,可存16个数。其关系 可归纳成如下等式 RAM阵列的存储容量=2地址输入数日 上面已讲了如何构造小的RAM阵列,那么再规划大的RAM阵列应该并不困难。例如: 数据输入 DI 1024x8DO数据输出第16章 存储器组织 145 下载 这个R A M阵列可存储8个数,但每个数占2位。 两个8×1 RAM阵列也可以按照与单个锁存器连接相同的方式—通过一个2 - 1选择器和一 个1 - 2译码器—来组合,如下图所示: 连接到译码器和选择器的选择( S e l e c t)输入实质上选择两个 8×1 RAM阵列中的一个, 在这里它也就是第4根地址线。所以,该图实际上是一个 1 6×1 RAM 阵列: 此R A M阵列可存储1 6个数,每个数占1位。 R A M阵列的存储容量与地址输入端数目有直接关系。无地址输入端时(即 1位锁存器和8 位锁存器这种情况),只能存1个数;有一个地址输入端时,可存2个数;有两个地址输入端时, 可存4个数;有三个地址输入端时,可存 8个数;有四个地址输入端时,可存 1 6个数。其关系 可归纳成如下等式: RAM 阵列的存储容量 = 2地址输入端数目 上面已讲了如何构造小的RAM 阵列,那么再规划大的RAM 阵列应该并不困难。例如: 写入 地址 数据输入 选择 1-2译码器 2-1选择器 数据输出 地址 数据输入 写入 数据输出 地址 数据输入 写入 数据输出
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有