正在加载图片...
4,4.26试用数值比较器74HC85设计一个8421BCD码有效性测试电路,当输人 为8421BCD码时,输出为1,否则为0 解:测试电路如图题解4.4.26所示,当输人的08421BCD码小于1010时,FA <B输出为1,否则0为0。 BCD码输入 A2A,4。1 A3A2A,A。B3B2B1B D AsB ▲<B 74HC85 A-B A-B A<B F A>B 4.4.31由4位数加法器74HC283构成的逻辑电路如图题4。4.31所示,M和 N为控制端,试分析该电路的功能。 解:分析图题4.4,31所示电路,根据MN的不同取值,确定加法器74HC283 的输入端B3B2BlB0的值。当MN=00时,加法器74HC283的输人端B3B2BIB0 000,则加法器的输出为S=I。当MN=01时,输入端B3B2B1BO=0010,加法器 的输出S=I+2。同理,可分析其他情况,如表题解4.4.31所示 表题解4.4.31 B, B2 B2 B, Bo 01 +3 010010 11010 该电路为可控制的加法电路。 lo I, I,I, Ao A: A2 A, Bo B, B2 B3 S。S1S2S34,4.26 试用数值比较器 74HC85 设计一个 8421BCD 码有效性测试电路,当输人 为 8421BCD 码时,输出为 1,否则为 0。 解:测试电路如图题解 4.4.26 所示,当输人的 08421BCD 码小于 1010 时,FA <B 输出为 1,否则 0 为 0。 1 4.4.31 由 4 位数加法器 74HC283 构成的逻辑电路如图题 4。4.31 所示,M 和 N 为控制端,试分析该电路的功能。 解:分析图题 4.4,31 所示电路,根据 MN 的不同取值,确定加法器 74HC283 的输入端 B3B2B1B0 的值。当 MN=00 时,加法器 74HC283 的输人端 B3B2B1B0= 0000,则加法器的输出为 S=I。当 MN=01 时,输入端 B3B2B1B0=0010,加法器 的输出 S=I+2。同理,可分析其他情况,如表题解 4.4.31 所示。 该电路为可控制的加法电路
<<向上翻页
©2008-现在 cucdc.com 高等教育资讯网 版权所有