正在加载图片...
第5章处理器总线时序和条统总线 最小模式下8086的特殊引脚 因当3脚(MNM)接+5V时,CPU处于最小工作方式。 电>M/-10MIO引脚用于区别CPU访问的是存储 器还是IO端口 >DT/-R数据发送/接收信号(da transmit/receive)表明微处理器数据总线是发送 数据(DT/R=1)还是接收数据(DT/R=o) 化>SS0该信号与M-O和DT/R一起用来指示当 前总线的操作周期。 WR (write Line) 写控制,用来选通将 8086的数据输出到存储器或/O设备燕 山 大 学 电 气 工 程 学 院 自 动 化 教 研 室 第5章 处理器总线时序和系统总线 当33脚(MN/MX)接+5V时,CPU处于最小工作方式。 ➢ M/-IO——M/-IO引脚用于区别CPU访问的是存储 器还是I/O 端口。 ➢ DT/-R——数据发送/接收信号(data transmit/receive)表明微处理器数据总线是发送 数据(DT/R=1)还是接收数据(DT/R=o)。 ➢ SS0——该信号与 M/-IO和DT/-R一起用来指示当 前总线的操作周期。 ➢ -WR(write Line) ——写控制,用来选通将 8086的数据输出到存储器或I/O设备。 最小模式下8086的特殊引脚
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有