正在加载图片...
第5章处理器总线时序和条统总线 8086最小方式典型系统结构 Vcc (+5V) M/IO RES INTR READY RESET HLDA 8086 BHE 地址锁存器 AB 学自动化研 (3片) AD1S-ADo R T(可选) CSOH CSOL WE OD 外部设备 图(3.6)8086最小方式典型系统结构燕 山 大 学 电 气 工 程 学 院 自 动 化 教 研 室 第5章 处理器总线时序和系统总线 8086最小方式典型系统结构 8284A RES RDY 8086 地址锁存器 8282 (3片) 收发器 8286 (2片) (可选) RAM EPROM 外部设备 等待状态 产生器 VC C CLK READY RESET MN/MX M/IO INTR INTA RD WR HOLD HLDA ALE A1 9 A1 6 A D1 5 A D0 DEN DT/R VC C(+5V) STB O E O E T BHE BHE A B D B A0 CSOH CSOL WE O D C E O E C S R D W R A0 图(3.6)8086最小方式典型系统结构
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有