正在加载图片...
74LS74为双D触发器,其管脚图如右图所示。其中D为触发器输入端,Q、为两个 输出端,S如为置“1”端,0为置“0”端,CP为时钟输入端。实验中只用其中一个D触 发器即可。 (1)SD、及的功能测试 将74LS74双D触发器14脚接电源正极(+5V),7脚接地,CP端和D端悬空,RD、 Sm、分别接至数字电路实验机数据开关S3和SW4,Q和①分别接至数字电路实验机逻 辑指示灯L1、L2。测试Sn、RD的功能。 (2)逻辑功能的测试 在上述步骤的基础上,将触发器D端接至数字电路实验机数据开关SW1,CP端接至数字 电路实验机的逻辑开关A插孔中(拨动逻辑开关时相当于产生一单脉冲),并从A插孔连 一线至逻辑指示灯L4(观察CP高低电平的变化),SW3、SW4接RD、SD,在实验过程 中,视触发器置位、复位需要,需拨动数据开关S3或SW4,从而完成触发器的置位、复 位,完成后S3、SW4都应置高电平。测试D触发器的逻辑功能。 3.JK触发器逻辑功能测试 74LS76集成电路为双JK触发器,其管脚图如上图所示。其中J、K为触发器的输入端, Q、为两个输出端,S为置“1”端,及0为置“0”端,CP为时钟输入端。实验中只 用其一个JK触发器。 (1)SD、RD的功能测试 将74LS76双JK触发器5脚接电源正极(+5V),13脚接地,CP端和J、K端悬空, S、及0端分别接至数字电路实验机数据开关S3、SW4,Q和e分别接至数字电路实验 机逻辑指示灯L1、L2。测试Sn、RD的功能。 (2)逻辑功能测试 将J、K端分别接至数字电路实验机数据开关SW1、S2,时钟输入CP接至数字电路实验74LS74 为双 D 触发器,其管脚图如右图所示。其中 D 为触发器输入端,Q 、 为两个 输出端, 为置“1”端, 为置“0”端,CP 为时钟输入端。实验中只用其中一个 D 触 发器即可。 (1) 、 的功能测试 将 74LS74 双 D 触发器 14 脚接电源正极( +5V ),7 脚接地,CP 端和 D 端悬空, 、 、分别接至数字电路实验机数据开关 SW3 和 SW4,Q 和 分别接至数字电路实验机逻 辑指示灯 L1、L2。测试 、 的功能。 (2)逻辑功能的测试 在上述步骤的基础上,将触发器 D 端接至数字电路实验机数据开关 SW1,CP 端接至数字 电路实验机的逻辑开关 A 插孔中(拨动逻辑开关时相当于产生一单脉冲),并从 A 插孔连 一线至逻辑指示灯 L4(观察 CP 高低电平的变化), SW3、SW4 接 、 ,在实验过程 中,视触发器置位、复位需要,需拨动数据开关 SW3 或 SW4,从而完成触发器的置位、复 位,完成后 SW3、SW4 都应置高电平。测试 D 触发器的逻辑功能。 3.JK 触发器逻辑功能测试 74LS76 集成电路为双 JK 触发器,其管脚图如上图所示。其中 J、K 为触发器的输入端, Q、 为两个输出端, 为置“1”端, 为置“0”端, CP 为时钟输入端。实验中只 用其一个 JK 触发器。 (1) 、 的功能测试 将 74LS76 双 JK 触发器 5 脚接电源正极( +5V ),13 脚接地,CP 端和 J、 K 端悬空, 、 端分别接至数字电路实验机数据开关 SW3、SW4,Q 和 分别接至数字电路实验 机逻辑指示灯 L1、L2。测试 、 的功能。 (2) 逻辑功能测试 将 J、K 端分别接至数字电路实验机数据开关 SW1、SW2,时钟输入 CP 接至数字电路实验
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有