正在加载图片...
图目录 图2-1整数分频频率综合器结构框图 .5 图2-2基于累加器的分数分频频率综合器结构框图.. .7 图2-3分频比在4.25时分数分频频率综合器中的量化噪声.... .7 图2-4∑△分数分频综合器结构框图.… .8 图2-5∑△型频率综合器噪声特性 .9 图2-6正弦信号的频谱 .10 图2-7毛刺和相位噪声. .12 图2-8整数分频频率综合器的S域模型.. ..13 图2-9整数分频频率综合器相位噪声模型. .13 图2-10各模块自身噪声、噪声传递函数和等效输出噪声 .15 图2-11理想情况下整数分频综合器工作状态.16 图2-12泄漏电流引起参考杂散的机制. 18 图2-13控制信号up和dn的偏差对参考杂散的影响 .19 图2-14延迟平衡的鉴频鉴相器...… ..19 图2-15电荷泵失配对参考杂散的影响.… .20 图2-16电荷共享对参考杂散的影响.… .21 图2-17产生分数杂散的三种耦合机制 22 图2-18周期矩形波信号. .23 图3-1基于∑△调制器的分数分频频率综合器的结构 26 图3-2一阶∑△调制器结构及线性化z域模型 27 图3-3分数分频频率综合器噪声模型 28 图3-4分数分频器参考时钟和分频器时钟工作状态.… 29 图3-5电荷泵模型 31 图3-6电荷泵数学模型. 32 图3-7存在非线性情况下分数分频频率综合器噪声模型 33 图3-8存在非线性情况下量化噪声对输出噪声的贡献 .36 图4-1PFD/CP结构及理想CP情况下传输特性... 40 图4-2PFD/CP的非线性情况下的传输曲线 40 图4-3 dc Current Offset线性化技术........... ..41 图4-4增加延时来消除非线性的电路结构及工作时序图 42 图4-5基于采样开关的环路滤波器… 43III 图目录 图 2-1 整数分频频率综合器结构框图..............................................................5 图 2-2 基于累加器的分数分频频率综合器结构框图.........................................7 图 2-3 分频比在 4.25 时分数分频频率综合器中的量化噪声 ............................7 图 2-4 ΣΔ 分数分频综合器结构框图 ................................................................8 图 2-5 ΣΔ 型频率综合器噪声特性....................................................................9 图 2-6 正弦信号的频谱 .................................................................................10 图 2-7 毛刺和相位噪声 .................................................................................12 图 2-8 整数分频频率综合器的 s 域模型 ........................................................13 图 2-9 整数分频频率综合器相位噪声模型.....................................................13 图 2-10 各模块自身噪声、噪声传递函数和等效输出噪声 .............................15 图 2-11 理想情况下整数分频综合器工作状态................................................16 图 2-12 泄漏电流引起参考杂散的机制..........................................................18 图 2-13 控制信号 up 和 dn 的偏差对参考杂散的影响....................................19 图 2-14 延迟平衡的鉴频鉴相器.....................................................................19 图 2-15 电荷泵失配对参考杂散的影响..........................................................20 图 2-16 电荷共享对参考杂散的影响..............................................................21 图 2-17 产生分数杂散的三种耦合机制..........................................................22 图 2-18 周期矩形波信号 ...............................................................................23 图 3-1 基于 ΣΔ 调制器的分数分频频率综合器的结构....................................26 图 3-2 一阶 ΣΔ 调制器结构及线性化 z 域模型 ..............................................27 图 3-3 分数分频频率综合器噪声模型............................................................28 图 3-4 分数分频器参考时钟和分频器时钟工作状态.......................................29 图 3-5 电荷泵模型.........................................................................................31 图 3-6 电荷泵数学模型 .................................................................................32 图 3-7 存在非线性情况下分数分频频率综合器噪声模型 ...............................33 图 3-8 存在非线性情况下量化噪声对输出噪声的贡献...................................36 图 4-1 PFD/CP 结构及理想 CP 情况下传输特性............................................40 图 4-2 PFD/CP 的非线性情况下的传输曲线 ..................................................40 图 4-3 dc Current Offset 线性化技术 .............................................................41 图 4-4 增加延时来消除非线性的电路结构及工作时序图 ...............................42 图 4-5 基于采样开关的环路滤波器................................................................43
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有