正在加载图片...
/第3章仍24编程基础 (4)用ⅤHDL完成一个确定的设计,可以利用EDA工具进行 逻辑综合和优化,并自动把VHDL描述设计转变成门级网表(根 据不同的实现芯片)。这种方式突破了门级设计的瓶颈,极大地 减少了电路设计的时间和可能发生的错误,降低了开发成本。 利用EDA工具的逻辑优化功能,可以自动地把一个综合后的设 计变成一个更小、更高速的电路系统。反过来,设计者还可以 容易地从综合和优化的电路获得设计信息,返回去更新修改 VHDL设计描述,使之更加完善。第3章 VHDL编程基础 (4) 用VHDL完成一个确定的设计,可以利用EDA工具进行 逻辑综合和优化,并自动把VHDL描述设计转变成门级网表(根 据不同的实现芯片)。这种方式突破了门级设计的瓶颈,极大地 减少了电路设计的时间和可能发生的错误,降低了开发成本。 利用EDA工具的逻辑优化功能,可以自动地把一个综合后的设 计变成一个更小、更高速的电路系统。反过来,设计者还可以 容易地从综合和优化的电路获得设计信息,返回去更新修改 VHDL设计描述,使之更加完善
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有