正在加载图片...
表4.35直接由激励导出次态 现态输入次态输出触发器1触发器2 Q1"Q2 QI"tQ Z00 JIK Dk? 10 01 10 010101 00000 00 10 01 10 10 例2分析图4.34所示电路。 (参考书页126-128) QA QB &c QD C 图4.34时序逻辑电路分析举例 解:由逻辑图可知:四个D型触发器; 没有输入;四个输出Qa、b、Qc、Qd。More型 电路。 (1)电路的激励方程为表 4.35 直接由激励导出次态 例2 分析图 4.34 所示电路。 (参考书页 126-128) 图4.8 时序逻辑电路分析举例 Q Q SET CLR D Q Q SET CLR D Q Q SET CLR D Q Q SET CLR D A B C D QA C QB QC QD 图 4.34 时序逻辑电路分析举例 解:由逻辑图可知:四个 D 型触发器; 没有输入;四个输出 Qa、Qb、Qc、Qd。Moore 型 电路。 (1)电路的激励方程为: Da Qa Qb Qc = • • 现态 输入 次态 输出 触发器 1 触发器 2 Q1 nQ2 n x Q1 n+1Q2 n+1 Zn J1K1 J2K2 00 0 00 0 01 01 00 1 01 0 00 11 01 0 00 0 01 01 01 1 10 0 10 11 10 0 00 0 01 01 10 1 11 0 00 10 11 0 00 0 01 01 11 1 11 1 10 10
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有