正在加载图片...
5.23集成通用移位寄存器 在ⅥLSI和AS|C数字系统芯片计算机辅助设 计中,所用移位寄存器逻辑可自己构造或选用逻 辑模块库。 用集成电路硬件实现自行设计的数字系统 时,可以选用集成通用移位寄存器。 根据需要,区别选用。(单双向移位;数据、 时钟禁止数据保持方式;同、异步数据加载等) SN7400系列标准TTL移位寄存器器件简介。 SN7491A 8位、串入串出移位寄存器。时钟正沿触发移位。串出互补输出。串入有A B二端,可任选其一作串入数据源端口,另端作数据输入使能控制。注意到:器 件的移位控制只能从外部控制其输入时钟;使数据控制线为0,输入8个时钟才 可使寄存器清0。 8位、串入、串/并出移位寄存器。时钟正沿触发移位。低电平异步清0。与 SN7491A相同,串入也有A、B二端,使用方法亦同 SN7496 5位串入、串/并出移位寄存器。时钟正沿触发移位。低电平异步清0。此器 件的重要特点是具有异步予置功能。器件有5个外部予置数据输入端和1个予 置使能端,当予置使能为高电平1时,为1的予置数据被置入对应触发器。注 意:予置使能时,为0的予置数据不能置入对应触发器,其对应触发器此时保 持不变。所以,如欲并行加载,应先行寄存器清0,再进行数据欲置。 SN74165 8位串入、串出移位寄存器。时钟正沿触发移位。无异步清0。寄存器具有 并行数据输入端和并行加载功能。但要注意到,加载和移位控制是共用一个控5.2.3 集成通用移位寄存器 在VLSI 和ASIC 数字系统芯片计算机辅助设 计中,所用移位寄存器逻辑可自己构造或选用逻 辑模块库。 用集成电路硬件实现自行设计的数字系统 时,可以选用集成通用移位寄存器。 根据需要,区别选用。(单双向移位;数据、 时钟禁止数据保持方式;同、异步数据加载等)。 SN7400 系列标准 TTL 移位寄存器器件简介。 SN7491A 8 位、串入串出移位寄存器。时钟正沿触发移位。串出互补输出。串入有 A、 B 二端,可任选其一作串入数据源端口,另端作数据输入使能控制。注意到:器 件的移位控制只能从外部控制其输入时钟;使数据控制线为 0,输入 8 个时钟才 可使寄存器清 0。 SN74164 8 位、串入、串/并出移位寄存器。时钟正沿触发移位。低电平异步清 0。与 SN7491A 相同,串入也有 A、B 二端,使用方法亦同。 SN7496 5 位串入、串/并出移位寄存器。时钟正沿触发移位。低电平异步清 0。此器 件的重要特点是具有异步予置功能。器件有 5 个外部予置数据输入端和 1 个予 置使能端,当予置使能为高电平 1 时,为 1 的予置数据被置入对应触发器。注 意:予置使能时,为 0 的予置数据不能置入对应触发器,其对应触发器此时保 持不变。所以,如欲并行加载,应先行寄存器清 0,再进行数据欲置。 SN74165 8 位串入、串出移位寄存器。时钟正沿触发移位。无异步清 0。寄存器具有 并行数据输入端和并行加载功能。但要注意到,加载和移位控制是共用一个控
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有