正在加载图片...
第?章常用集成时序逻辑器件及应用 当满足R1R2=0、SS2=0时电路才能执行计数操作,根 据CP1、CP2的各种接法可以实现不同的计数功能。当计数脉 冲从CP输入,CP2不加信号时,Q端输出2分频信号,即实 现二进制计数。当CP1不加信号,计数脉冲从CP2输入时 QD、Qe、QB实现五进制计数。实现十进制计数有两种接法 图7-2(a是8421BCD码接法,先模2计数,后模5计数,由gυ、 Qc、QB、QA输出8421BCD码,最高位Q作进位输出。图7 2(b)是5421BCD码接法,先模5计数,后模2计数,由ρA、υ Qc、Q输出5421BCD码,最高位QA作进位输出,波形对称。 两种接法的状态转换表(也称态序表)见表7-3第7章 常用集成时序逻辑器件及应用 当满足R01R02 =0、S91S92 =0时电路才能执行计数操作,根 据CP1、CP2的各种接法可以实现不同的计数功能。当计数脉 冲从CP1输入,CP2不加信号时,QA端输出2分频信号,即实 现二进制计数。当CP1不加信号,计数脉冲从CP2输入时, QD、 QC、QB实现五进制计数。实现十进制计数有两种接法。 图7-2(a)是8421 BCD码接法,先模2计数,后模5计数,由QD、 QC、 QB、QA 输出8421 BCD码,最高位QD作进位输出。图7- 2(b)是5421 BCD码接法,先模5计数,后模2计数,由QA、QD、 QC、QB输出5421 BCD码,最高位QA作进位输出,波形对称。 两种接法的状态转换表(也称态序表)见表 7-3
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有