正在加载图片...
T触发器的逻辑功能是每来一个时钟脉冲,触发器就翻转一次,即Qn1=Qn,具有计 数功能。自拟实验电路图,写出真值表,在CP端加单脉冲,测试逻辑功能, (2)将J-K触发器转换成T触发器 自拟实验电路图,并按真值表设置T端的状态,测试触发器的逻辑功能。 (3)将D触发器转换成J-K触发器 欲使D触发器具有J-K触发器的功能,需用门电路组成一个转换电路,自拟实验电路 图,并测试逻辑功能。 四、实验设备 实验室提供的设备见表6-4 表6-4 名称 型号与规格 数量 双踪示波器 X.J-620C 1台 数字电子实验箱 RTSD-6B 与非门 74LS00 2片 D触发器 74LS74 1片 J-K触发器 74LS112 1片 五、实验报告要求 1.整理测试数据填入表格,说明逻辑功能 2.画出与CP脉冲相应的各触发器输出端波形,并说明其触发方式; 3.画出触发器相互转换电路图,说明转换后的逻辑功能和触发方式与转换前有何改变 4.画出J-K触发器与D触发器之间的相互转换电路。 六、注意事项 1.注意各芯片电源及接地端的联接; 2.注意各芯片每个引脚的作用。 七、思考题 1.如果要想使基本RS触发器具有计数功能,应如何改进电路?画出逻辑图 2.J-K触发器Q=0时,如要求时钟脉冲CP到来后使触发器处于“1”态,J、K两端应预先 分别是什么状态? 3.主从型J-K触发器和维持阻塞型D触发器的触发边沿有何不同?T 触发器的逻辑功能是每来一个时钟脉冲,触发器就翻转一次,即 Qn+1 = Qn ,具有计 数功能。自拟实验电路图,写出真值表,在 CP 端加单脉冲,测试逻辑功能。 (2)将 J-K 触发器转换成 T 触发器 自拟实验电路图,并按真值表设置 T 端的状态,测试触发器的逻辑功能。 (3)将 D 触发器转换成 J-K 触发器 欲使 D 触发器具有 J-K 触发器的功能,需用门电路组成一个转换电路,自拟实验电路 图,并测试逻辑功能。 四、实验设备 实验室提供的设备见表 6-4。 表 6-4 名称 型号与规格 数量 双踪示波器 XJ-620C 1 台 数字电子实验箱 RTSD-6B 1 台 与非门 74LS00 2 片 D 触发器 74LS74 1 片 J-K 触发器 74LS112 1 片 五、实验报告要求 1.整理测试数据填入表格,说明逻辑功能; 2.画出与 CP 脉冲相应的各触发器输出端波形,并说明其触发方式; 3.画出触发器相互转换电路图,说明转换后的逻辑功能和触发方式与转换前有何改变; 4.画出 J-K 触发器与 D 触发器之间的相互转换电路。 六、注意事项 1.注意各芯片电源及接地端的联接; 2.注意各芯片每个引脚的作用。 七、思考题 1.如果要想使基本 RS 触发器具有计数功能,应如何改进电路?画出逻辑图。 2.J-K 触发器 Qn =0 时,如要求时钟脉冲 CP 到来后使触发器处于“1”态,J、K 两端应预先 分别是什么状态? 3.主从型 J-K 触发器和维持阻塞型 D 触发器的触发边沿有何不同?
<<向上翻页
©2008-现在 cucdc.com 高等教育资讯网 版权所有