正在加载图片...
例:设计BCD一七段显示译码器 (对比书页P69) ABCD abcdeig f/g 0000 1111110 0001 0110000 0010 1101101 0011 1111001 a=AC +ABD+BCD HAB 0100 0110011 b=AB +ACD+ACD+ABC 0101 1011011 c=AB+AD+BCD+ABC 0110 1011111 d=ACD+-ABC+BCD+ABCH ABCD 0111 1110000 e=LAC D+ BCD 1000 1111lll /aBC ACD+ ABD+ABC 1001 1111111 8= ACD+ABC+ABC+ABC 其它 0000000 对于多输出组合逻辑设计,应整体最简。注 意共同项的利用。例中原用27个与门,可简化 为用14个与门和7个或门。 公共项的寻找可利用卡诺图。(参看p51)。例:设计 BCD-七段显示译码器. (对比书页 P69) a = AC + ABD+ BCD + ABC b = AB+ ACD + ACD+ ABC c = AB+ AD + BCD + ABC d = ACD + ABC + BCD + ABC + ABCD e = ACD + BCD f = ABC + AC D + ABD + ABC g = AC D + ABC + ABC + ABC 对于多输出组合逻辑设计,应整体最简。注 意共同项的利用。例中原用 27 个与门,可简化 为用 14 个与门和 7 个或门。 公共项的寻找可利用卡诺图。(参看 p51)。 ABCD abcdefg 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 其它 1111110 0110000 1101101 1111001 0110011 1011011 1011111 1110000 1111111 1111111 0000000 f g e d c b a
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有