点击切换搜索课件文库搜索结果(1130)
文档格式:PPT 文档大小:520.5KB 文档页数:28
13.1 图幅设置 13.2 图框设置 13.3 标题栏设置 13.4 零件序号 13.5 明细表 13.6 背景设置
文档格式:PPT 文档大小:301.5KB 文档页数:19
2.1层控制 2.2线型设置 2.3颜色设置 2.4层编辑 2.5基本图形对象设置 2.6用户坐标系 2.7精确捕捉 2.8系统配置
文档格式:DOC 文档大小:1.03MB 文档页数:17
一、定积分计算 1.设f(x)=,edx,求xf(x)d 2.设A=,试用表示:(1)B= 1t-a-1 (2 (1+t) 3.设feC,,证明:f(d=(x-x2)f(x)d 4.计算定积分xln(1+e)dx 二、定积分应用 1.设有曲线族y=kx2(k>0),对于每个正数k(k2),曲线y=kx2 与曲线y=sinx(0≤xs)交于唯一的一点(t,sint)(其中t=t()) 用S1表示曲线y=kx2与曲线y=sinx(0≤x≤)围成的区域的面积; S2表示曲线y=sinx,y=sint与x=围成的区域的面积求证在上述 曲线族中存在唯一的一条曲线L,使得S1+S2达到最小值 2.点A(3,1,-1)是闭曲面S1:x2+y2+z2-2x-6y+4z=10
文档格式:DOC 文档大小:56.5KB 文档页数:10
目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明, 即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响 例如,如果印制板两条细平行线靠得很近,则会形成信号波形的延迟,在传输线的终端形成 反射噪声
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
文档格式:PPT 文档大小:314KB 文档页数:27
1. 中小流域常常流量资料不足或代表性差,无法直接用流量资料推求设计洪水,需用暴雨资料。 2. 人类活动对径流的影响,破坏了洪水资料系列的一致 性。 3. 为了对比论证设计成果的合理性。 4. 无资料地区小流域的设计洪水 5. 可能最大降水/洪水
文档格式:PPT 文档大小:238KB 文档页数:30
第六章详细设计 6、1 结构化程序设计 6、2 详细设计工具 6、3 面向数据结构的设计方法
文档格式:PPT 文档大小:942KB 文档页数:54
§1-1 绪论 §1-2 优化设计问题的示例 §1-3 优化设计的数学模型 §1-4 优化问题的几何解释和基本解法
文档格式:PPT 文档大小:1.07MB 文档页数:55
一、设计输入 1、建立My_dff.gdf图形设计文件 (1)建立图形设计文件
文档格式:PPT 文档大小:1.82MB 文档页数:15
一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
首页上页104105106107108109110111下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1130 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有