点击切换搜索课件文库搜索结果(251)
文档格式:PPT 文档大小:2.12MB 文档页数:29
三、数据选择器 MUX:称为多路选择器或多路开关
文档格式:PPT 文档大小:1.68MB 文档页数:26
4.3 分析图4.3电路的逻辑功能 4.4 解:列真值表
文档格式:PPT 文档大小:1.89MB 文档页数:26
4.3 分析图4.3电路的逻辑功能 4.4 解:列真值表
文档格式:PPT 文档大小:500KB 文档页数:27
分析清楚时序电路的输入条件和输出条件,确定有多少种 输入信息的历史情况,由相应的电路状态记忆,从而确定 原始状态图的状态数 把每一个状态作为电路当时所处的现在状态,根据设计要 求和各种可能的输入情况,确定该时刻的现在的输出和下 一时刻电路的下一个状态,画出状态转换线,注明输入和 输出,完成原始状态图。可多设几个状态,不要发生遗漏 和错误
文档格式:PPT 文档大小:189.5KB 文档页数:5
输入信号为双端的情况下,JK触发器的逻辑功能最为完善。 输入信号为单端的情况下,D触发器用起来最方便
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:1.26MB 文档页数:30
1.PLD器件的发展概况 2.可编程逻辑器件的特点 (1)减少系统的硬件规模。 (2)增强逻辑设计的灵活性。 (3)缩短系统设计周期。 (4)简化系统设计,提高系统速度。 (5)降低系统成本
文档格式:DOC 文档大小:2.19MB 文档页数:15
当得到代码形式的状态表后,只要选定确定电路状态的触发器的类型,就可导出各触发器的激励函数和电路的输出函数,将其电路实现便得到时序电路的逻辑图。如首先得到的是符号形式的状态表,需将其进行状态分配,得到符号形式的状态表。 一、确定激励函数(Excitation Function) 二、确定输出函数(Output Function)
文档格式:PDF 文档大小:305.86KB 文档页数:7
系统设计:芯片的功能、尺寸、外部接口、 性能、速度、成本等; 功能设计:系统功能块分割、功能框图 信号流程图、状态转换图等 逻辑设计:各功能块的逻辑表达、逻辑电路图等 功能仿真:不考虑电路连线延时
文档格式:PPT 文档大小:1.82MB 文档页数:15
一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
首页上页910111213141516下页末页
热门关键字
搜索一下,找到相关课件或文库资源 251 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有