点击切换搜索课件文库搜索结果(514)
文档格式:PPT 文档大小:2.13MB 文档页数:92
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介
文档格式:PPT 文档大小:773.5KB 文档页数:62
3.1 组合逻辑电路的分析方法和设计方法 3.2 编码器 3.3 译码器 3.4 算术运算电路
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
文档格式:PPT 文档大小:319KB 文档页数:35
第三章组合逻辑电路的分析与设计 3、1逻辑代数 一、逻辑代数的基本公式
文档格式:PPT 文档大小:115.5KB 文档页数:33
1、熟悉建筑平面的组成及其相互之间的联系; 2、掌握建筑平面的功能分析和组合方式; 3、了解建筑平面组合和结构布置的关系; 4、熟悉国家建筑设计面积定额指标和建筑防 火设计规范; 5、熟悉建筑平面与剖面、立面的关系,能够 进行民用建筑的平面的初步设计
文档格式:PPT 文档大小:296KB 文档页数:30
在硬件逻辑电路中,实际面对的数据对象总 是逻辑量,能够直接形成的运算是逻辑运算 算术运算可以看作是一种抽象的行为描述 组合运算电路主要包括加法器( adder)和 乘法器( multipliers)
文档格式:PDF 文档大小:1.96MB 文档页数:37
组合逻辑电路设计实例 一、简单门电路 二、加法器 三、编码译码器 四、多路处理器
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
文档格式:PPT 文档大小:115.5KB 文档页数:33
目的要求: 1、熟悉建筑平面的组成及其相互之间的联系 2、掌握建筑平面的功能分析和组合方式; 3、了解建筑平面组合和结构布置的关系 4、熟悉国家建筑设计面积定额指标和建筑防火设计规范; 5、熟悉建筑平面与剖面、立面的关系,能够 进行民用建筑的平面的初步设计教学内容:
文档格式:PPT 文档大小:1.82MB 文档页数:38
1. 掌握建筑物各部分高度的确定 2. 掌握建筑物层数和总高度的确定 3. 熟悉建筑剖面的组合方式和空间的利用
首页上页1314151617181920下页末页
热门关键字
搜索一下,找到相关课件或文库资源 514 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有