点击切换搜索课件文库搜索结果(1726)
文档格式:PPT 文档大小:6.03MB 文档页数:288
第一章 数制与码制 第二章 逻辑代数基础 第四章 组合逻辑电路 第五章 触发器(Flip — Flop) 第六章 时序逻辑电路 第七章 脉冲信号和变化 第八章 D/A和A/D变换 第九章 半导体存储器 第十章 可编程逻辑器件 第十二章 数字系统设计基础
文档格式:DOC 文档大小:1.13MB 文档页数:16
实验一:集成逻辑门电路的测试与使用 实验二:组合逻辑电路的设计 实验三:时序逻辑电路的设计 实验四:脉冲信号的产生与变换 实验五:A/D 和 D/A 转换器及其应用 实验六:序列信号发生器的设计(设计性)
文档格式:PPT 文档大小:2.2MB 文档页数:142
5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器 5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法 5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路
文档格式:PPT 文档大小:1.08MB 文档页数:37
一、半导体存储器概念: 随着微电子技术的提高,大规模集成电路(LSI)发展很快,近年来集成电路几乎以每年提高一倍的速度向前发展。存储器是电子计算机及数字系统中不可缺少的部分,用来存放二进制代码表示的数据、系统指令、资料及运算程序等。 二、存储器的主要指标 存储容量 和 工作速度
文档格式:PPT 文档大小:1.17MB 文档页数:49
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PPT 文档大小:899KB 文档页数:51
一、数字电路根据其工作特点和结构的不同可以分为两大类:组合电路——不具备有记忆功能
文档格式:PPT 文档大小:603.5KB 文档页数:32
对寄存器所存信息的加工和存储称为寄存 器传输操作 。 用RTL可简练而准确地描述信息流通和信 息处理的情况,是描述各模块内部和模块之 间连接关系的一种很好的方法。 在RTL中寄存器是基本的逻辑单元,并且 是广义的,即:在寄存器传送语言中。术语 寄存器不仅包含普通的寄存器,而且还包含 移位寄存器、计数器、存储器以及其它类型 的寄存器
文档格式:PDF 文档大小:751.84KB 文档页数:182
近年来,由于大规模集成技术的日臻成熟,各种计算机的广泛普及和各种快速傅里叶变换算法的涌现,人们对离散时间信号与系统的研究兴趣与日俱增,过去一些被认为是不切实际的设想,今天已成为现实,一些模拟电路无法涉及的领域,今天已找到了用数字电路实现的方法,离散时间信号与系统正是在这种情况下得到了突飞猛进的发展。 3.1 离散时间信号 3.2 常用序列 3.3 序列运算和序列的分解 3.4 序列的相关函数 3.5 差分方程及其解结构 3.6 离散时间系统
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:PPT 文档大小:516.5KB 文档页数:30
7.1 555集成定时器 7.1.1 5G555定时器的电路结构 7.1.2 定时器的逻辑功能 7.2 施密特触发器 7.2.1 用555定时器构成施密特触发器 7.2.2 集成施密特触发器 7.2.3 施密特触发器的应用 7.3 单稳态触发器 7.3.1 由555定时器构成的单稳态触发器 7.3.2 用施密特触发器构成单稳态触发器 7.3.3 集成单稳态触发器 7.3.4 单稳态触发器的应用 7.4 多谐振荡器 7.4.1 用555定时器构成多谐振荡器 7.4.2 用施密特触发器构成多谐振荡器 7.4.3 石英晶体多谐振荡器
首页上页158159160161162163164165下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1726 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有