点击切换搜索课件文库搜索结果(9842)
文档格式:DOC 文档大小:54.5KB 文档页数:2
3-1选择题 1.D 2. ABCD 4. AD 5. AC 6.A 7. ACD 8.C 9.D
文档格式:PPT 文档大小:185KB 文档页数:4
电荷守恒和能量守恒是自然界的基本法则,把它们运用到电路 分析就得到基尔霍夫的两个定律:
文档格式:DOC 文档大小:123KB 文档页数:2
6-1驱动方程:J=Q,,K=1 状态方程:Q01=Q,\Q0n Q1叶l=QQO 状态转换表
文档格式:PPT 文档大小:2.72MB 文档页数:111
1.1半导体的基础知识 1.2半导体二极管 1.3二极管电路的分析方法 1.4特殊二极管 1.5双极型半导体三极管 1.6场效应管
文档格式:PPT 文档大小:2.76MB 文档页数:121
7.1集成计数器 7.2集成寄存器和移位寄存器 7.3序列信号发生器 7.4以MSI为核心的同步时序电路的分析与设计
文档格式:PPT 文档大小:2.72MB 文档页数:111
第1章体器 1.1半导体的基础知识 1.2半导体二极管 1.3二极管电路的分析方法 1.4特殊二极管 1.5双极型半导体三极管 1.6场效应管 小结
文档格式:PPT 文档大小:3.71MB 文档页数:134
基本要求:理解逻辑代数的基本逻辑运算,懂得在数字电子技术中数学运算是用逻辑运算实现的;掌握逻辑运算规则、逻辑函数的表示、逻辑函数的标准表达式、卡诺图化简等基本理论;懂得从电子技术角度,逻辑运算通过电路实现;初步理解逻辑门电路的基础概念及其接口特性;掌握利用逻辑代数知识分析组合逻辑电路的一般过程及其方法;了解用逻辑门电路设计组合逻辑电路的一般过程;掌握译码器、编码器、数据选择器等常用中规模组合逻辑电路芯片的逻辑功能及其特点;掌握利用译码器、数据选择器实现组合逻辑电路的一般过程及其应用方法
文档格式:PPT 文档大小:5.1MB 文档页数:152
第一节 正弦量的基本概念 第二节 正弦量的相量表示法 第三节 电阻元件伏安关系的相量形式 第四节 电感元件伏安关系的相量形式 第五节 电容元件伏安关系的相量形式 第六节 基尔霍夫定律的相量形式 第七节 R、L、C串联电路及复阻抗 第八节 R、L、C并联电路及复导纳 第九节 无源二端网络的等效复阻抗和复导纳 第十一节 正弦电流电路的分析计算 第十二节 正弦交流电路中电阻、电感、电容元件的功率 第十三节 二端网络的功率 第十四节 功率因数的提高及有功功率的测量 第十五节 串联电路的谐振 第十六节 并联电路的谐振
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PPT 文档大小:3.83MB 文档页数:248
§1-10 基尔霍夫定律 §1-9 受控源 §2-1 引言 §2-2 电路的等效变换 §2-3 电阻的串联和并联 §2-4 电阻的Y形连接与△形连接的等效变换 §2-5 电压源,电流源的串联和并联 §2-6 实际电源的两种模型及其等效变换 §2-7 输入电阻 §3-1 电路的图 §3-2 KCL和KVL的独立方程数 §3-3 支路电流法 §3-5 回路电流法 §3-6 结点电压法 §4-2 替代定理 §4-6 对偶原理 §8-1 复数 §8-2 正弦量 §8-3 相量法的基础 §8-4 电路定律的相量形式 §9-1 阻抗与导纳 §9-2 阻抗(导纳)的串联和并联 §9-3 电路的相量图 §9-4 正弦稳态电路的分析 §9-5 正弦稳态电路的功率 §9-6 复功率 §9-7 最大功率传输 §9-8 串联电路的谐振 §9-9 并联谐振电路
首页上页172173174175176177178179下页末页
热门关键字
搜索一下,找到相关课件或文库资源 9842 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有