点击切换搜索课件文库搜索结果(355)
文档格式:PPT 文档大小:1.37MB 文档页数:66
利用LD端的置最小数法实现任意 进制计数器,若实现模长为M,则 预置的最小数为2 n -M。将Qcc取反 送给LD即可
文档格式:PPT 文档大小:1.74MB 文档页数:126
解:(1)分析电路结构:该电路是由七个与非门及一 个JKFF组成,且CP下降沿触发,属于米勒电路,输 入信号X1,X2,输出信号Z
文档格式:PPT 文档大小:2.13MB 文档页数:80
一、寄存器 寄存器常用于寄存一组二值代码,它被广泛地用 于各类数字系统和数字计算机。 从广义上说寄存器也是一种存储器,但是它又不 同于第九章介绍的半导体存储器
文档格式:DOC 文档大小:26.5KB 文档页数:2
7-1选择题 1.同步计数器和异步计数器比较,同步计数器的显著优点是控 A.工作速度高B.触发器利用率高C.电路简单D.不受时钟C
文档格式:PPT 文档大小:391.5KB 文档页数:10
1.寄存器特点:存数方便,容量小,一旦掉电,存放的数据即丢失。 2.寄存单元
文档格式:DOC 文档大小:64.5KB 文档页数:2
1.PROM和PAL的结构是 A.PROM的与阵列固定,不可编程B.POM与阵列、或阵列均不可编程 C.PAL与阵列、或阵列均可编程D.PAL的与阵列可编程 2.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有 A.触发器B.晶体管C.MOS管D.电容
文档格式:PPT 文档大小:836KB 文档页数:65
§5.1概述 §5.2寄存器 §5.3计数器的分析 §5.4计数器的设计 §5.5计数器的应用举例
文档格式:PPT 文档大小:0.99MB 文档页数:38
7.1时序逻辑电路的特点与分类 7.2时序逻辑电路的分析 7.3时序逻辑电路的设计
文档格式:PDF 文档大小:2.79MB 文档页数:63
6.1 概述 6.2 时序逻辑电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法
文档格式:PPT 文档大小:1.46MB 文档页数:59
第7章时序逻辑设计原理(一) 一、锁存器和触发器 二、同步时序分析 三、同步时序设计
首页上页1516171819202122下页末页
热门关键字
搜索一下,找到相关课件或文库资源 355 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有